EDN China首页 > 高级搜索 > 门电路

门电路 门电路 搜索结果

门电路
本专题为EDN China电子技术设计网的门电路专题,内容全部来自电子技术设计网精心选择与门电路相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到18篇文章
2014-01-27 一种232串口转红外通讯的电路设计
红外通讯适合于需短距离传输数据的场合,特别是那些有线通讯实现困难或者便携性要求较高的场合。本文介绍了基于MAX 232电平转化芯片和门电路芯片实现232信号转换红外通讯的电路设计。
2010-06-29 (多图) CPLD在高速数据采集系统中的应用
CPLD是复杂的PLD,专指那些集成规模大于1000门以上的可编程逻辑器件。它由与阵列、或阵列、输入缓冲电路、输出宏单元组成,具有门电路集成度高、可配置为多种输入输出形式、多时钟驱动、内含ROM或FLASH(部分支持在系统编程)、可加密、低电压、低功耗以及支持混合编程技术等突出特点。
2010-06-17 (多图) 用单片机实现DTMF信号译码
DTMF信号首先用于电话的拨号系统,在频率编码遥控系统及数据编码传输中的应用也很普遍。目前的DTMF译码器中,大多采用通用集成器件(单音译码电路和组合门电路)或专用DTMF信号译码集成电路(如MC145436等)组成译码电路。
2009-11-25 (多图) 基于ASIC设计的手工综合研究
在此归纳出一套手工逻辑综合的方法和综合步骤,该方法适用于中小规模和超大规模中的核心电路部分的电路综合。同时手工综合后的效果与自动综合软件相比,其电路可靠且使用的门电路规模减少,功耗降低,延时达到最小。
2009-11-20 (多图) 基于ECL门电路的UWB信号发生器的设计
为了克服模拟器件产生窄脉冲的缺陷,并考虑到UWB通信系统的特殊性,利用开关速度极快的ECL门电路产生窄脉冲相比用模拟器件具有诸多优势,如脉冲波形好,电路简单,便于产品的集成,调试容易,信号功率谱密度低,不会对别的通信系统产生明显影响等。
2009-11-16 基于可编程逻辑器件的数字电路设计
可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。
2009-09-04 便携式产品低功耗电路设计的综合考虑
如今,集成电路和计算机系统正变得越来越复杂。为了适应这一变化,设计师需要在主要设计参数表中考虑功耗的要求。低功率逻辑电路的标准被定义为每一级门电路功耗小于1.3uW/MHz,而在模拟电路中被定义为小于5mW。最终用户认为,低功率系统应该满足低功耗的要求。
2009-08-18 Atmel推出用于低成本客户定义SoC开发的SiliconCity柔性架构
爱特梅尔公司 (Atmel Corporation)日前宣布推出用于90nm SiliconCity ASIC开发的全新定制架构,可为客户提供最高每平方毫米350,000门电路数目,达到标准单元ASIC的门密度范围。
2009-06-10 如何进行IP评估或验证
IP本身又可分为硬IP和软IP。硬IP指已经针对某种工艺综合成了具体的门电路,软IP则指以源代码方式提供的某一特定功能电路模块。
2008-07-31 用ECL导线OR节省宝贵的皮秒时间
当人们借助高速ECL(射极耦合逻辑)做设计时,时钟周期之间的时间经常太少,无法在双稳态多谐振荡器之间用门电路来实现逻辑函数。在这些情况中,可以用导线OR和双稳态多谐振荡器互补逆变输出来派生等效逻辑函数。可以把ECL的射极跟随器与一个下拉电阻并联,来实现几乎没有延时的OR函数。互补输出(其中一路被逆变)提供了无延时的逻辑逆变。
2008-07-29 (多图) CPLD器件在时间统一系统中的应用
时间统一系统是靶场试验任务顺利完成的关键。本文介绍一种利用CPLD器件实现的可编程的性能良好的IRIG-B码源。通过高度集成,将用于产生B码的各种门电路集成在一个芯片中,构成一个应用系统,达到了最佳性价比。
2007-11-22 FPGA创新应用
FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
2007-10-11 (多图) 基于调节振荡频率的脉冲占空比测量
这种基于调频计数法测量脉冲信号占空比,方便直观,准确快捷,在50 Hz~10 kHz范围内有很好的可靠性。如果要提高测量信号的频率上限,就要采用更高速的门电路和计数器,同时采用高频振荡器,或通过倍频器进行倍频,否则,测量精度就会降低。
2006-02-09 ASIC原型构建:是做还是买?
随着数字集成电路(IC)的设计变得更加复杂,验证其功能的工作也越来越复杂了。在能被设计的门电路数量和能在合理时间内被验证的门电路数量之间一直存在差距,而这些年来,EDA 厂商们在缩小这种差距方面几乎无所作为。
2004-10-08 新的设计软件使PLD通向印制电路板的道路变平坦
Xilinx公司、Altera公司及其他厂商供应的最新复杂FPGA均具有1500根以上的引脚,并都内含1000 万个以上的门电路。FPGA在实现时序收敛和设计完善方面与ASIC 一样具有挑战性。
2004-03-08 构成便携式快速光脉冲发生器的电路
由于整个 TTL 系列中缺少高速单稳态多谐振荡器,又由于 ECL 要求电压摆幅小和供电范围宽,从而驱使我们采用具有快速过渡时间和小传输延时的 F 系列门电路。这就需要制作一个小巧便携式快速光脉冲发生器,用以对伽玛射线天文研究中使用的高速光电倍增器进行现场测试。
2003-12-29 北大微处理器研发中心引进先进ASIC硬件仿真器并与Mentor共建"SoC硬件仿真与验证中心"
北京大学微处理器研究开发中心从美国Mentor Graphics公司引进先进的ASIC硬件仿真器Vstation-15M,仿真能力可从数百万门电路到一千多万门电路。
2003-03-01 芯片尺寸是否越大越好?
把更多的功能和更多的门电路集成在一块芯片上的能力--无论你将这块芯片称为SoC(单片系统)、ASIC(专用集成电路)还是称为一块大型集成电路--正在迅速提高。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈