EDN China首页 > 高级搜索 > 错功能

错功能 错功能 搜索结果

错功能
本专题为EDN China电子技术设计网的错功能专题,内容全部来自电子技术设计网精心选择与错功能相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
  • 文章
    (13)
  • 论坛
    (0)
  • 博客
    (0)
共搜索到13篇文章
2016-06-06 智能手表怎么都折腾不起来,告诉你它在哪了?
智能手表和智能手环在功能上具有部分重叠性,比如都可以进行运动追踪及同步智能手机通知功能,有时而这的价格甚至都开始越来越接近。其实智能手表其实要比智能手环强大的多,但是似乎没有找到适合自己的发展方向,并且目前依然没有被纠正。
2012-06-29 (多图) 用于辅助电路分析的示波器数学功能
使用示波器的数学功能,获得一些无法直接测量的参数。数学功能可以得出有关热插拔电路参数的详细信息,帮助你做设计和查。例如,你可以使用示波器的数学功能计算负载电容,这可以揭示出一只MOSFET在上电或断电时的瞬时功耗。
2012-05-02 SpringSoft推出第三代侦错平台Verdi3
第三代自动化IC设计侦产品Verdi3,能够让用户借由自定功能、定制环境以及增强工具间的互操作性来建立完整的IC侦错平台,该产品同时也具备新一代软件架构以增加产品效能与容量的提升。
2012-03-13 思源科技推出第三代侦错平台Verdi3
EDA厂商SpringSoft公司今天发表该公司第三代自动化IC设计侦产品。新的Verdi3产品让用户借由自定功能、定制环境以及增强工具间的互操作性来建立完整的IC侦错平台,该产品同时也具备新一代软件架构以增加产品效能与容量的提升。
2012-02-20 (多图) 数字车载音响系统设计
介绍了新型数字多媒体存储式智能车载音响系统的解决方案。采用高效率的开关电源实现了省电模式下低功耗操作。单片机通过I2C总线控制收音、MP3解码、音效处理芯片相应的寄存器,分别实现数字调频立体收音、音频解码、音效处理功能。该系统融入了智能自检、异常应机制,实现了记忆操作及MP3续播功能,且优化了用户操作及视听感受。
2012-02-17 汽车倒车摄像头耐电压脉冲设计
介绍了新型数字多媒体存储式智能车载音响系统的解决方案。采用高效率的开关电源实现了省电模式下低功耗操作。单片机通过I2C总线控制收音、MP3解码、音效处理芯片相应的寄存器,分别实现数字调频立体收音、音频解码、音效处理功能。该系统融入了智能自检、异常应机制,实现了记忆操作及MP3续播功能,且优化了用户操作及视听感受。
2011-10-17 (多图) 基于AT89S52的汽车组合开关检测装置的设计
笔者制作了一种基于AT89S52的汽车组合开关检测装置,该装置可以对组合开关的所有挡位进行精确检测,设置有声、光报警功能,有效防止了模拟测试中的检和个别挡位漏检现象。在此仅对该装置的电路部分剖析如下。
2011-08-23 以FPGA为基础的SoC验证平台 自动化电路仿真侦功能
随着系统芯片(SoC)设计的体积与复杂度持续升高,验证作业变成了瓶颈:占了整个SoC研发过程中70% 的时间。因此,任何能够降低验证成本并能更早实现验证sign-off的方法都是众人的注目焦点。
2011-06-28 JMP软件“防”机制初探
JMP是全球最顶尖的统计学软件集团SAS公司的专业可视化统计发现软件,客户包括摩托罗拉、GE、英特尔、陶氏化学、宝洁等。突出的交互性、卓越的数据可视化能力、全面而强大的功能以及突出的易用性一直是JMP广受认可的重要特点。本文仅从质量管理和六西格玛出发,简单地就JMP在帮助工程技术人员避免错用统计方法的“防”机制进行介绍。
2011-05-06 SpringSoft新版VERDI侦软件可完全支持UVM
SpringSoft日前宣布Verdi自动化侦错系统开始完全支持Universal Verification Methodology (简称UVM)。Verdi软件在既有的HDL侦错平台上新增全新的UVM源代码与交易级(Transaction Level)信息纪录功能,让工程师们能将复杂的SystemVerilog testbench结构具体化,以便轻松地进行先进系统芯片(SoC)测试的侦工作。
2011-05-05 SpringSoft新版VERDI侦软件可完全支持UVM
SpringSoft日前宣布Verdi自动化侦错系统开始完全支持Universal Verification Methodology (简称UVM)。Verdi软件在既有的HDL侦错平台上新增全新的UVM源代码与交易级(Transaction Level)信息纪录功能,让工程师们能将复杂的SystemVerilog testbench结构具体化,以便轻松地进行先进系统芯片(SoC)测试的侦工作。
2008-09-26 虚拟FPGA逻辑验证分析仪的设计
文中阐述了虚拟FPGA逻辑验证分析仪的总体设计方案及其工作原理,并对仪器的两个主要工作环节的开发设计作了具体介绍。虚拟FPGA逻辑验证分析仪除了具有FPGA电路的基本测试验证功能,还具有逻辑分析仪和产生激励信号的功能。它是微机系统及数字电路设计、侦、软件开发和仿真的理想仪器。
2008-04-02 (多图) Protel技巧之一:设计原理图模块化
设计大系统的原理图的时候,通常元器件很多,而且连线错综复杂,很容易搞,看起来也不舒服,如果大家设计的时候,把各个模块系统化,对不同功能的部分进行分类,然后用不同颜色的虚线框围起来,再用不同颜色的总线进行连接.这样既美观,又看的舒服,而且节省许多设计时间.
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈