EDN China首页 > 高级搜索 > IP核

IP核 IP核 搜索结果

IP核
本专题为EDN China电子技术设计网的IP核专题,内容全部来自电子技术设计网精心选择与IP核相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到231篇文章
2016-02-02 华为自主设计ARM芯片能否在服务器领域技压群雄?
打个比方的话,ARM出售的IP就是一间毛坯房,国内诸如海思、展讯、全志、瑞芯微、新岸线等IC设计公司做的工作是对毛坯房进行装修和出售。
2015-06-12 基于FPGA的图像实时处理系统设计
设计了基于FPGA的图像实时处理系统,利用FPGA中IP的内置缓存模块,通过乒乓结构读写,实现了图像数据在FPGA内部的缓存和提取。同时利用FPGA数据并行处理的特点,实现了图像的二值化和边缘提取等预处理,将图像预处理的时间由原来在DSP内的1s缩小到50ms以内,使实时图像处理成为可能。
2015-04-16 (多图)LEON3开源软核处理器动态图像边缘检测SoC设计
针对LEON3开源软核处理器具有高性能,高可靠性等特征,构建了一个基于LEON3的动态图像边缘检测SoC。文中采用局部熵边缘检测算法,将图像采集,边缘检测和图像显示三个部分封装设计为IP,通过APB总线嵌入到LEON3的经典SoC架构中。与利用微控制器或DSP实现的动态图像边缘检测系统相比.基于LEON3的动态图像边缘检测SoC能够充分发挥硬件设计的高速性和灵活性,并且系统具有很好的可移植性与可配置性,占用资源少,速度快,具有良好的应用前景。
2015-03-26 FPGA开发之IP:软核、硬核以及固核概念
IP是具有知识产权核的集成电路芯核总称,是经过反复验证过的、具有特定功能的宏模块,与芯片制造工艺无关,可以移植到不同的半导体工艺中。到了SOC阶段,IP核设计已成为ASIC电路设计公司和FPGA提供商的重要任务,也是其实力体现。对于FPGA开发软件,其提供的IP核越丰富,用户的设计就越方便,其市场占用率就越高。
2015-03-02 演示ASIC IP性能与质量需要有FPGA中立的设计流程
设计新系统级芯片(SoC)产品的公司都面临成本和效率压力,以及实现更高投资回报的持续市场压力,从而导致了工程团队缩编、设计工具预算降低以及新产品上市时间规划缩短。这使得设计复杂SoC的公司愈发倾向于为其设计中的大多数模块购买IP授权,而不是构建自己的内部定制版本。选择合适的IP核是这种开发范式的基本挑战;同时,评估和展示这些内核的方法对购买者和开发人员同样重要。
2014-10-31 高云半导体计划明年初推出中密度FPGA产品
在十月底于上海举行的全国电子展、亚洲电子展于IC-China期间,广东高云半导体科技股份有限公司隆重宣布推出拥有我国完全自主知识产权的FPGA朝云产品系列、FPGA云源设计软件以及基于现场可编程门阵列的IP 软核平台—星计划。
2014-09-04 (多图) 基于Zynq的OLED驱动设计
文章阐述了OLED的特性和SPI控制方式,给出了设计流程和硬件电路图。利用Zynq的PL部分完成了OLED驱动的IP,利用Zynq的PS部分实现了OLED的驱动程序设计。通过AXI总线实现PL和PS的通信。
2014-05-30 Vitesse授权飞思卡尔使用其千兆以太网IP
2014年5月 – 为电信网、企业网和物联网(IoT)网络提供先进芯片解决方案的领先供应商Vitesse Semiconductor公司日前宣布:飞思卡尔半导体为其28nm QorIQ T1040四核和T1020双核通信处理器选用了Vitesse的VSC9953-01 SparX千兆以太网交换机IP内核,并且现在正为用户提供这两款通信处理器的样品。
2013-10-21 Cadence推出业界首款支持DTS Neural Surround的IP
Cadence推出业界首款支持DTS Neural Surround的IP解决方案,Tensilica HiFi Audio/Voice DSP为汽车和音视频接收器带来家庭影院般体验.
2013-02-27 华为海思授权覆盖Tensilica全部IP
Tensilica与华为为下一代产品深化战略合作伙伴关系,华为海思授权覆盖Tensilica全部的IP.
2013-02-26 Tensilica推出IVP-新的图像/视频DSP IP
Tensilica推出IVP-新的图像/视频DSP IP,应用于手持移动设备、数字电视、汽车和计算机视觉应用,IVP分流主控CPU负载,并将峰值性能提升了10-20倍.
2013-01-06 Tensilica推出语音触发和语音识别DSP IP
Tensilica推出随时倾听的语音触发和语音识别DSP IP,精巧设计与超低功耗均创行业纪录.HiFi Mini专为免提体验优化.
2012-12-25 国奇科技USB 3.0 PHY通过CEC专家组验收
无锡华大国奇科技有限公司自主研发的基于TSMC 65nm工艺节点的USB3.0/2.0 Combo PHY IP通过了中国电子信息产业集团(CEC)组织的专家组的验收.
2012-12-07 Tensilica DPU IP授权使用机构突破200家
Tensilica发展新里程:DPU IP授权使用机构突破200家
2012-12-03 业内唯一完整LTE和LTE-A软硬件物理层IP
Tensilica和mimoOn联袂推出业内唯一完整LTE和LTE-A软硬件物理层IP解决方案,mimoOn独家授权Tensilica在其DSP/DPU IP上采用专为LTE手持设备和基站物理层开发的软件.。
2012-11-27 基于NIOSII IP的video over ip设计
本文介绍的设计方案基于Altera 公司的NiosII IP (知识产权功能模块), 实现了MPEG2-TS 格式数据和基于以太网的IP 网络的桥接。可以通过多个输入端口接收TS 格式的数据并打包进行以太网传输。
2012-11-27 (多图) 基于DDS IP及Nios II的可重构信号源设计
论文以直接数字频率合成技术为理论依据,开发了DDSIP,搭建了基于SOPC技术的信号发生器硬件系统,通过改变LPM_ROM模块中的波形数据,可以实现任意波形信号的产生。
2012-10-16 Tensilica DPU授权出货量突破20亿颗
Tensilica今日宣布,其DPU(数据处理器)的授权出货量突破20亿颗。Tensilica授权厂商目前每年出货约8亿颗Tensilica DPU IP,这较2011年6月DPU的出货量突破10亿颗时增长超过50%。
2012-09-19 (多图) 基于FPGA的DDS基本信号发生器的设计
本设计基于DDS原理和FPGA技术按照顺序存储方式,将对正弦波、方波、三角波、锯齿波四种波形的取样数据依次全部存储在ROM波形表里,通过外接设备拨扭开关和键盘控制所需波形信号的输出,最终将波形信息显示在LCD液晶显示屏上。各硬件模块之间的协调工作通过嵌入式软核处理器NiosⅡ用编程实现控制。本设计所搭建的LCD12864控制器是通过编程实现的IP
2012-08-28 USB3.0热用在即 和芯微电子IP通过兼容测试
作为国内规模最大的数模混合IP提供商,四川和芯微电子股份有限公司(IPGoal)一直专注于高速高精度数模混合信号集成电路IP核的研发、推广和授权,该公司是中国大陆第一家掌握USB 2.0和音频编解码核心技术并实现批量生产的企业。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈