EDN China首页 > 高级搜索 > 设计风险

设计风险 设计风险 搜索结果

设计风险
本专题为EDN China电子技术设计网的设计风险专题,内容全部来自电子技术设计网精心选择与设计风险相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到79篇文章
2016-04-04 借助神经网络芯片,汽车可预测撞到行人的风险
二月份时,在旧金山举办的 IEEE 国际固态电路会议上,来自麻省理工学院、NVIDIA 和韩国科学技术院(KAIST)的团队让这一目标离我们更近了一步。他们展示了专为运行人工神经网络而设计的低功耗芯片原型,该芯片能够帮助智能手机理解其所看到的内容,还能让自动驾驶汽车预测行人的移动。
2016-02-06 利用一颗可编程模拟IC取代数十颗芯片
一般普遍认为,您可重用的设计越多,上市时间就越快;同时也将把成本、风险以及设计复杂度降至最低。本文中,我们讨论可编程模拟器件,包括其工作原理以及对设计者的好处。
2014-08-26 Mouser荣获优秀MCU分销渠道企业大奖
Mouser荣获优秀MCU分销渠道企业大奖-贸泽出货,唯快不破.2014年8月22日-半导体与电子元器件业顶尖工程设计资源与授权分销商贸泽电子(Mouser Electronics)宣布荣获《中国电子报》优秀MCU分销渠道企业大奖,该奖项评选基于中国MCU分销行业总体概况的多角度分析,综合分销渠道在功能、类型、设计、管理、风险应对和服务等方面的表现进行严格评分,最终评选出获奖公司。Mouser以广大工程师的利益为己任的原则,竭尽全力为中国工程师提供最快捷供货和最优质的支持服务。
2014-06-18 (多图) 一种基于SOC的FLASH替换设计
文中提出了一种片上FLASH替换设计方法,在不改变原FLASH控制逻辑的情况下,通过增加接口转换逻辑,在原FLASH控制接口与新FLASH IP接口之间进行功能与时序的转换,实现片上FLASH的替换。由于固化了已有的成功设计,从而大大降低了替换修改带来的风险。通过测试仿真,输出结果在接口功能和时序上都符合新的FLASH IP的工作要求,并在某SOC的FLASH IP替换中应用。
2014-05-09 安森美推出180nm工艺上经过认证的新IP模块
安森美半导体推出180nm工艺上经过认证的新IP模块,帮助缩短上市周期,ONC18工艺上经过认证的知识产权帮助降低重新设计风险,并提升产品设计周期及成本的可预测性.
2013-12-05 Xilinx推出全方位功能安全设计套件
Xilinx推出全方位功能安全设计套件实现Smarter工厂和医疗设备,经TUV SUD认证的设计方法和工具,可提高设计生产力并降低认证风险.
2013-12-05 Xilinx Artix-7 FPGA 荣获2013 EDN China最佳产品奖
Xilinx推出全方位功能安全设计套件实现Smarter工厂和医疗设备,经TUV SUD认证的设计方法和工具,可提高设计生产力并降低认证风险.
2013-10-29 电动汽车和混合动力车设计风险最小化及挑战管理
电子设计自动化技术的领导厂商 Mentor Graphics近日发布一份题为《电动汽车和混合动力车设计风险最小化及挑战管理》的研究报告。
2013-10-29 ADI射频捷变收发器为软件定义无线电设计注入动力
ADI射频捷变收发器为软件定义无线电设计注入动力,射频捷变收发器在噪声性能上最多可达竞争产品的三倍,并且能大幅降低物料成本。设计套件、FPGA快速原型设计环境既有助于减少设计时间,又有利于降低风险
2013-07-05 避免下一个雄心勃勃的产品发布遭遇搁浅
工业、航空航天和国防系统中常见之 24V 至 28V 中间总线与新式数字处理器之输入电源电压之间不断加大的差距带来了设计风险,有可能轻易导致系统故障、有毒烟雾甚至更加糟糕的火灾。
2013-07-04 (多图) Bootloader基础:让你的嵌入式设计具有前瞻性
世界上很少有什么项目能给嵌入式固件开发人员提供足够多的开发时间。而这往往意味着项目结束阶段的测试和质量评估承受压力,进而提高风险。项目经理为如何跟上项目计划进度发愁,嵌入式设计人员和测试工程师也面临开发时间和测试覆盖质量之间的矛盾。
2013-06-26 基于物联网的辐射源安全监管系统的设计与实现
为了对辐射源进行规范使用,安全监管尤为重要。文章介绍了一套集辐射源剂量监测、RFID、GPS、位移检测、视频监控和管理为一体的安全监管物联网应用系统,以降低辐射源被盗的风险,准确高效地实现辐射源安全监管的目标。
2012-11-09 Altera功能安全包缩短设计时间
Altera为工业应用提供的功能安全包缩短设计时间,降低认证风险
2012-09-11 (多图) 降低可编程电源系统设计风险的17种方式
与电源电压的调整需求相比,固定电压电源系统的灵活性差,这会增大设计风险,导致设计项目延迟甚至被取消。而可编程电源系统能够满足这种灵活性的需求,从而圆满地解决这一问题。本文论述了可编程电源系统的优势和收益,并且讨论了众多降低系统设计风险的方法。
2012-06-26 飞兆半导体推出电路保护方案助设计人员降低风险
随着用户更加依赖自己的电子产品,加上制造商不断增加最终应用产品的功能,带来了一种内在的风险,就是即使是一个简单的错误,例如插入不正确的设备或是诸如静电放电(ESD)和闪电等普通电气事件,均会导致系统出现故障。
2012-05-08 基于CPLD技术的看门狗电路设计
现在在设计时已完全没有必要再放置一片独立的看门狗器件,而完全可以将硬件看门狗电路整合于CPLD器件中,从而节省成本,降低系统的设计风险。下面具体介绍这种基于CPLD技术的看门狗电路的设计。
2012-05-03 (多图) 保护PoE系统不受闪电浪涌和其它电气伤害
越来越多PoE的使用延伸了以太网可以使用的范围,从室内扩展到了校园,或者第一英里或最后一英里的电话应用。这些应用增加了遭受闪电所致浪涌、ESD以及电源故障的风险。正确设计可保护PoE设备,消除这些风险。
2011-11-24 (多图) 利用系统演示平台建立定制评估与原型制作系统
系统设计有时十分复杂,需要充分了解许多不同的元件,如果解决方案的各环节可以进行原型制作并快速演示,就可以简化过程,更重要的是,可以减少设计师面临的风险。凭借ADI公司的系统演示平台(SDP),系统设计师可以重复使用核心元件,在最终系统实施前评估并演示各设计环节。
2011-11-21 (多图) ADC输入噪声面面观——噪声是利还是弊?
系统设计有时十分复杂,需要充分了解许多不同的元件,如果解决方案的各环节可以进行原型制作并快速演示,就可以简化过程,更重要的是,可以减少设计师面临的风险。凭借ADI公司的系统演示平台(SDP),系统设计师可以重复使用核心元件,在最终系统实施前评估并演示各设计环节。
2011-05-27 采用LpLVDS和CTL实现便携式产品中的接口设计
具有低电磁干扰、高吞吐量、低功耗、抗噪声干扰等特性的接口技术,将成为超便携和消费产品市场的重要组成部分。本文将讨论基于下一代I/O技术的一些应用,这种新的I/O技术能把重新设计风险降至最低,从而加快视频基带设计,并降低电磁干扰(EMI)和总体成本。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈