EDN China首页 > 高级搜索 > IP重用

IP重用 IP重用 搜索结果

IP重用
本专题为EDN China电子技术设计网的IP重用专题,内容全部来自电子技术设计网精心选择与IP重用相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
  • 文章
    (14)
  • 论坛
    (0)
  • 博客
    (0)
共搜索到14篇文章
2012-04-13 (多图) 详述USB IP核的设计及FPGA验证
为了提高USB lP的可重用性,本USB IP核设计了总线适配器,经过简单配置可以用于AMBA ASB总线或WishBone总线结构的SoC中。此IP核进行了FPGA验证。
2011-05-30 早期RTL探测带来的价值和突破
超过800MHz的时钟频率,2000万门以上的规模,50个以上的IP和70%以上的可重用性——当前的芯片设计规模愈加庞大和复杂。而在早期RTL设计开发阶段,设计数据有多个来源,其一致性和完整性程度各有不同,前期RTL匹配和综合以及优化至少要花掉整个设计开发10-15%的时间,因为没有一个干净的代码时序就无法生成网表,无法开始下一步的设计。麻烦的是,市场对设计周期的要求却越来越短,不超过15个月,工程师们缺少一种快速而有效的方式来试探和完善数据、修复设计问题和为RTL综合创建一个更好的起始点,进而形成一个高度融合的实现流程。
2011-04-01 HDL Design House采用全套微捷码软件加速SoC和IP开发
?微捷码设计自动化有限公司日前宣布,可重用IP核心、验证组件和行为仿真模型的缔造者HDL Design House公司已采用了全套的微捷码芯片设计软件,包括Talus数字IC实现系统和Titan混合信号设计平台。通过以微捷码作为主要EDA供应商,HDL Design House现在能为客户提供完整的混合信号片上系统(SoC)设计服务,以模拟IP扩大现有系列的软数字IP核心。
2010-08-29 变化中的SoC设计流程
IP(知识产权)重用、电源管理,以及先进工艺都在改变着SoC(系统单芯片)设计的流程。更多工作正在转移到设计的规划阶段。电源管理可能对验证和物理设计产生不成比例的影响。在工具赶上以前,要对很多迭代作需求规划,才能完成设计收敛。
2009-10-22 国内集成电路产业复苏在望
在“2009IP重用国际研讨会”上,多位业内专家对我国集成电路产业的复苏表现出强烈信心。此前,在金融危机的冲击下,全球集成电路市场明显衰退,中国也出现了负增长局面。
2008-12-12 (多图) 基于ARM内核SoC的FPGA验证环境设计方法
针对片上系统(SoC) 开发周期较长和现场可编程门阵列(FPGA) 可重用的特点,设计了基于ARM7TDMI 处理器核的SoC 的FPGA 验证平台,介绍了怎样利用该平台进行软硬件协同设计、IP核验证、底层硬件驱动和实时操作系统设计验证。使用该平台通过软硬件协同设计,能够加快SoC 系统的开发。整个系统原理清晰,结构简单,扩展灵活、方便。
2008-09-01 RF: 究竟能否成为插入式IP
当移动设备SoC集成射频电路时,它们将需要可重用 RF IP。但是它们能够做到吗?对于下一代智能手机、移动视频播放器以及 Web 漫游附件的整合,其含意不仅是要将多用途基带与应用处理器、加速器和内存一起放到同一片 SoC (系统单芯片)上,而且还要将许多小信号RF电路整合到SoC上。其中就存在一项重大难题。
2008-08-25 几种主流SoC(片上系统)验证技术
SoC经过近十年的发展,有了广阔的市场。SoC验证研究领域在验证技术、验证方法学、测试码提取、验证描述语言、IP重用验证、验证流程及验证评估方面取得了长足进步。
2007-08-17 基于模式的SoC设计方法研究
在分析传统系统芯片SoC(片上系统) 设计方法的基础之上,为了提高设计生产率和降低设计复杂度,强调高层次的抽象和重用,提出了基于模式的SoC设计方法(PBSOC) ,在系统级建立面向对象的设计模式库和IP复用库。针对SoC设计模式的最后目标,讨论了SoC设计分析中软件设计模式的可复用性及新的SoC设计模式的可发掘性,并以具体的实例改造现有的软件设计模式和构筑新的SoC设计模式,说明了面向对象方法在SoC设计流程中的使用。
2007-01-12 (多图) IP核互连策略及规范
为减少设计风险、缩短设计周期、更集中于应用实现,设计者越来越多的采用IP核复用。在此推动下,IP核互连技术及片上总线(On-Chip Bus)得到迅速发展,反过来它们又对IP核的设计、校验、重用及IP核有关标准的制定也产生了深远的影响。
2006-11-21 Altera:提高设计效能的最佳指南
提高设计效能是很多系统开发商共同关注的话题,我们认为首先要从以下几个方面考虑:降低设计风险,对芯片、开发工具、设计方法、IP和制造商进行全面评估;寻求灵活性、可扩展性和可重用性;考虑总体拥有成本而非局限于单点预算;判断产品的面市和在市时间。基于这些考虑,我们认为采用可编程方案是最有效的实现方式。我们的可编程方案能够确保设计灵活性、IP优化组合、产品动态更新,帮助客户使原型设计迅速有效地成为市场产品。
2006-11-07 基于ARM的实时测控系统开发平台
基于ARM的实时测控系统开发平台,是将高性能、低功耗32bit?RISC结构的ARM内核处理器与开放源码的实时嵌入式多任务操作系统μC/OS-Ⅱ相结合,并通过Interniche公司的嵌入式TCP/IP协议栈为平台添加网络传输功能,构建一个新型的实时测控系统开发平台。为开发各种智能化、小型化现代测控系统提供可重用、高性能、图形化、网络化软硬件基础平台和高效的开发模式。充分利用高级语言的优势在多任务操作系统的基础上,为平台添加友好的人机交互方式、图形化界面、网络、各种通信接口驱动,使其平台具备现代嵌入式系统的特征。
2005-06-30 印度芯片设计厂商瞄准通信领域
 可重用核和验证是通信IP开发的重中之重。 [引言] “IP核不仅日益作为设计的构件模块;它也在以组合和校验过的子系统形式出现。那些传统上进行外包设计的印度公司正在从系统优化者演变成系统使能者,
2005-06-01 基于PSL语言的数字集成电路功能覆盖率测试
设计复杂度的增加、IP重用等当前复杂SoC/ASIC设计的特性要求对设计的功能进行更加充分的验证。基于PSL的功能覆盖率分析与传统的代码覆盖率分析共同构成了一个完整的衡量电路验证质量的尺度,这一全新设计方法学的使用将有效提高验证的质量和效率。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈