EDN China首页 > 高级搜索 > 并行接口

并行接口 并行接口 搜索结果

并行接口
本专题为EDN China电子技术设计网的并行接口专题,内容全部来自电子技术设计网精心选择与并行接口相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到29篇文章
2015-10-26 未来谁主沉浮:串行和并行接口SRAM对比
外置SRAM通常配有一个并行接口。考虑到大多数基于SRAM的应用的存储器要求,选择并行接口并不令人惊讶。对于已经(和仍在)使用SRAM的高性能(主要是缓存)应用而言,与串行接口相比,并行接口拥有明显优势。但这种情况似乎即将改变。
2013-11-18 基于FPGA的数字核脉冲分析器硬件设计方案
本方案设计了一种基于可编程门阵列的多道脉冲幅度分析器的硬件平台。探测器输出的核脉冲信号经前端电路简单调理后,经单端转差分,在FPGA 的控制下进行模/数转换,完成核脉冲的数字化,并通过数字核脉冲处理算法在FPGA内形成核能谱,核能谱数据可通过16位并行接口传输至其他谱数据处理终端,也可通过LVDS/RS485接口实现远程传输。
2011-08-30 铁电存储器FM18L08在DSP系统中的应用
本文介绍了一种并行接口铁电存储器FM18L08的特点,同时还分析了C5402 并行引导装载模式的特点,给出了一种基于铁电存储器FM18L08和C5402接口的设计方案, 实现了基于并行引导装载模式的DSP脱机独立运行系统设计,并且该设计方案已成功的应用到一种语音门锁系统中。
2011-08-15 (多图) 基于AT89C52的备料机械手控制系统设计
结合自动装配教学生产线中备料机械手的动作控制要求,实现了基于AT89C52单片机的备料机械手控制。先进行了主控芯片和并行接口8255的地址定义,然后进行输入/输出接口电路及电机控制电路等系统设计,并给出了软件的设计思路和流程图。系统采用串行通信方式,利用手动和自动选择,可分别实现下位机和上位机控制。该系统展现了单片机在工业控制系统中的综合应用,成为机械手的控制、机电一体化和电气自动化专业学生的综合实验实训的又一平台。
2011-03-28 (多图) 基于CPLD的I2C总线接口设计
为了在不增加编程难度、不大量占用CPU处理时间的前提下使不具备I2C总线的CPU也能够充分享受I2C总线的优点,本文设计了一种基于CPLD的8位并行接口转I2C总线接口的控制模块,通过该模块,具有并口的CPU可以通过对并口的读写完成对I2C总线的控制。
2011-03-14 Ramtron发布具有更宽工作电压范围的串并口F-RAM存储器
Ramtron International Corporation (简称Ramtron)发布W系列 F-RAM存储器,W系列器件带有串口I2C、SPI接口和并行接口,能够提供从2.7V 到 5.5V的更宽电压范围。此外,W系列具有更高的性能,如有功电流(active current)需求降低了25%至50%,串口器件的首次存取启动(上电初始化)速度加快20倍。
2010-03-08 (多图) 基于并行接口的动态参数采集系统的设计
动态参数采集系统常放置于被测体内,随被测体作高速运动,要求有极高的可靠性设计和能对规定参数的实时采集,为及时查找被测物体在运作中可能发生故障的原因,提供有效的测试手段,为产品设计与问题故障分析提供依据。
2009-12-11 8通道高压双极DAC系列满足低功耗应用需求
日前,德州仪器 (TI) 宣布推出 6 款最新数模转换器 (DAC),其可提供 12、14 以及 16 位版本,并采用 SPI 或并行接口。8 通道 DAC87x8 系列在正常模式下的标准功耗为每通道 14.8 mW,而在断电模式下单位通道功耗则低至不足 170 uW。内部 4x 或 6x 可编程增益能够在整个 8 通道上实现双极 ±16 V 或单极 0 V 至 33 V 电压输出范围,从而无需外部放大器。
2009-04-17 (多图) 基于并行接口的动态参数采集系统的设计
动态测试系统所采取的技术途径是测试成本可以承受的,对于掠海飞行导弹以及战略导弹再入大气层过程对常规的遥测系统在传输信息上是无法实现的,这就形成了对动态测试系统的特别需求。因此测试系统在不断地发展以满足现代武器装备发展的要求。它包括获取信息、传输信息、再现信息等。
2009-04-06 (多图) 并行模数转换器ADS8364与TMS320F2812的接口设计
ADS8364是美国德州仪器公司(TI)的一款六通道、16位并行输出、同步采样的模数转换器。该芯片提供了一个灵活的高速并行接口,可以直接与数字信号处理器TMS320F2812相连。本文主要介绍了这个接口的软、硬件设计,着重论述了这两款芯片是如何配置启动和工作的。本设计广泛应用于电机控制、多轴定位系统、三相功率转换、多通道数据采集等场合。
2009-03-31 低功耗高性价比FPGA器件增添多项新功能
串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统的带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES (串化器/ 解串器)所取代 。然而,基于SERDES的FPGA往往价格昂贵,因为它们都是针对高端应用的FPGA器件。莱迪思(Lattice )半导体公司在这应用领域已经推出两款低成本带有SERDES的 FPGA器件系列基础上,日前又推出采用富士通公司先进的低功耗工艺,目前业界首款最低功耗与价格并拥有SERDES 功能的FPGA器件——中档的、采用65nm工艺技术的 LatticeECP3系列。
2009-03-11 (多图) 高性能FPGA中的高速SERDES接口
串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统的带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES (串化器/ 解串器)所取代 。起初, SERDES是独立的ASSP或ASIC器件。在过去几年中已经看到有内置SERDES 的FPGA器件系列。这些器件对替代独立的SERDES器件很有吸引力。然而,这些基于SERDES的FPGA往往价格昂贵,因为它们是高端(因而更昂贵) FPGA器件系列的一部分。
2009-02-17 (多图) 基于CPLD的计算机并口EPP模式通讯实现
计算机的并行接口一开始是作为打印机接口而设计的。随着计算机周边设备的不断扩展,人们对提高计算机外设的数据采集速度的要求也越来越高。传统的异步串行通讯方式虽然具有数据传输距离较远的优势,但是由于数据传输速度慢,会造成传输速率的瓶颈问题。所以在一些需要高速数据传输的场合,使用并行接口一直是一种比较理想的解决方法。
2008-04-30 凌力尔特公司推出4路16位电流输出数摸转换器(DAC)LTC2755-16

凌力尔特公司 (Linear Technology Corporation) 推出 4 路 16 位电流输出数摸转换器 (DAC) LTC2755-16.

该器件具有 6 种软件可编程输出范围。LTC2755-16 在整个工业温度范围内保证 16 位线性度 (±1LSB 最大值 INL 和 DNL),无需任何调节。每个 DAC 输出都可通过并行接口来单独设置,也可通过引脚搭接以在单个范围内运作。电流输出 DAC 允许最终用户根据较好的 DC 或 AC 性能规格、较低的噪声或较高的速度要求定制自己的输出放大器,以实现最佳性能。通过集成 4 个具有良好线性度的 DAC,LTC2755-16 非常适用于多通道数据采集系统和自动测试设备。

2008-03-12 (多图) 串行及并行A/D转换器在高速数据采集中的采样差别性分析
串行和并行接口模式是A/D转换器诸多分类中的一种,但却是应用中器件选择的一个重要指标。在同样的转换分辨率及转换速度的前提下,不同的接口方式不但影响了电路结构,更重要的是将在高速数据采集的过程中对采样周期产生较大影响。本文通过12位串行ADC ADS7822和并行ADC ADS774与AT89C51的接口电路,给出二者采样时间的差异性。
2007-12-18 (多图) 基于SPI的USB控制器接口设计
MAX3420是Maxim公司近年来新推出的一款USB外设。该器件采用SPI接口方式,相对于传统的并行接口方式,大大减少了芯片引脚,且其工作速率仍可达到26 MHz。本文介绍了使用MAX3420作为USB控制器,并通过SPI接口进行数据交换,在其上成功实现USB2.0固件程序的详细过程。
2007-11-08 (多图) SEP3203与伪彩LCD驱动SSDl770的接口设计
本文将伪彩点阵型图形LCD控制器SSDl770应用于嵌入式系统,设计了SSDl770与ARM7TDMI内核嵌入式微处理器SEP3203之间的系统硬件连接,采用8位并行接口方式;根据SSDl770接口协议的数据传输时序,实现了底层驱动软件,并给出函数代码;最终将驱动嵌入T-Kernel嵌入式操作系统,在产品中得到应用。
2007-08-04 手机像素链路实现高效串行并降低EMI干扰
移动电话显示器的CMOS并行接口面对不少布线问题,但市场上多种串行接口方案也存在问题。这些方案大多属于TIA/EIA 644低压差分信号传输(LVDS)技术的改良版,只通过减少电压差异降低功率。此外,这些方案仍需采用两条导线传送一个信号,不但耗电量大,而且生产上很难采用亚微米CMOS工艺。
2007-07-20 (多图) ARM/DSP双核系统的通信接口设计
ARM/DSP系统平台是采用ARM7和DSP双CPU构建的嵌入式系统开发平台。系统通过基于ARM和DSP搭建完整的嵌入式系统硬件平台。通过基于ARM的嵌入式 Linux操作系统、MicroWindows图形界面以及大量网络服务程序,在ARM上构建完整的软件系统。通过主机高速并行接口(HPI)实现 ARM与DSP之间的数据交换,将数据处理和实时控制交给DSP完成。软件平台完全遵循GPL标准,通过提供完整的嵌入式软件及其源代码,以及平台灵活的可裁剪性,可以方便地开发出基于该平台的嵌入式产品。本文详细介绍系统的总体设计以及ARM和DSP的通信接口设计。
2007-05-15 串行/解串器解决便携式设计中超大数据吞吐速率挑战
串行和解串器对正广泛用于平板显示应用中,因为它在减小连接器尺寸、降低电磁干扰 (EMI)、减小通道至通道的偏斜失真,以及其它方面较传统的并行接口有明显的优势。而这个串行技术对高清视频内容传送及更快的帧速率尤其重要。然而,典型的SerDes 串行技术由于功耗大,特别是在大数据吞吐的情况下(例如数码相机快拍或高清晰度LCD写屏),很难用于超便携式应用中。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈