EDN China首页 > 高级搜索 > IP架构

IP架构 IP架构 搜索结果

IP架构
本专题为EDN China电子技术设计网的IP架构专题,内容全部来自电子技术设计网精心选择与IP架构相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到68篇文章
2016-02-03 针对非对称多处理系统实现更简单的软件开发
异构多处理对于当今的嵌入式应用来说正变得越来越重要。片上系统 (SoC) 架构,例如赛灵思的 Zynq UltraScale+ MPSoC 提供包含四个 ARM Cortex-A53 内核以及两个 ARM Cortex-R5 内核的强大异构多处理基础架构。除了核心的计算基础架构外,SoC 还包含一系列丰富的硬化外设 IP 和 FPGA 架构,可实现灵活的设计模式,从而帮助系统开发人员创建高性能多处理系统。
2015-04-16 (多图)LEON3开源软核处理器动态图像边缘检测SoC设计
针对LEON3开源软核处理器具有高性能,高可靠性等特征,构建了一个基于LEON3的动态图像边缘检测SoC。文中采用局部熵边缘检测算法,将图像采集,边缘检测和图像显示三个部分封装设计为IP核,通过APB总线嵌入到LEON3的经典SoC架构中。与利用微控制器或DSP实现的动态图像边缘检测系统相比.基于LEON3的动态图像边缘检测SoC能够充分发挥硬件设计的高速性和灵活性,并且系统具有很好的可移植性与可配置性,占用资源少,速度快,具有良好的应用前景。
2014-12-09 “软”策略构筑“硬”实力——看赛灵思FPGA如何走向新境界
FPGA作为有史以来最具创新性的半导体器件,一直都走在架构和工艺的最前沿。也正是因其较高的技术门槛和IP要求,这一领域的玩家几乎屈指可数。两家主流的FPGA厂商在架构创新和工艺制程的提升方面你追我赶,竞争甚是激烈。不过,这一局面开始呈现出一些新的发展态势,几年的攻城掠地后,他们都在自己所专注且擅长的领域赢得了一席之地,差异化特征越来越明显。
2014-05-23 索尼欲退出PC市场?
全球电子设计创新领先企业Cadence设计系统公司宣布,立即推出基于台积电16纳米FinFET制程的DDR4 PHY IP(知识产权)。16纳米技术与Cadence创新的架构相结合,可帮助客户达到DDR4标准的最高性能,亦即达到3200Mbps的级别,相比之下,目前无论DDR3还是DDR4技术,最高也只能达到2133Mbps的性能。
2014-05-23 Mouser恭贺董荷斌:首位华裔获邀试车Formula E电动方程式
全球电子设计创新领先企业Cadence设计系统公司宣布,立即推出基于台积电16纳米FinFET制程的DDR4 PHY IP(知识产权)。16纳米技术与Cadence创新的架构相结合,可帮助客户达到DDR4标准的最高性能,亦即达到3200Mbps的级别,相比之下,目前无论DDR3还是DDR4技术,最高也只能达到2133Mbps的性能。
2014-05-22 Cadence推出基于台积电16纳米FinFET制程DDR4 PHY IP
全球电子设计创新领先企业Cadence设计系统公司宣布,立即推出基于台积电16纳米FinFET制程的DDR4 PHY IP(知识产权)。16纳米技术与Cadence创新的架构相结合,可帮助客户达到DDR4标准的最高性能,亦即达到3200Mbps的级别,相比之下,目前无论DDR3还是DDR4技术,最高也只能达到2133Mbps的性能。
2014-05-22 Cadence和ARM就64-位元处理器设计扩大合作
Cadence 获得ARM《EDA技术准入协议》,该协议准许Cadence使用基于ARMv7和ARMv8-A架构的处理器IP、ARM Mali GPUs、系统IP和物理工艺库,加强Cadence EDA 工具针对ARM IP以及设计实现方案进行优化,以期获得更好功耗、性能和面积(PPA)设计指标 。
2014-05-22 德国开发出可耐高温的新型微芯片
全球电子设计创新领先企业Cadence设计系统公司宣布,立即推出基于台积电16纳米FinFET制程的DDR4 PHY IP(知识产权)。16纳米技术与Cadence创新的架构相结合,可帮助客户达到DDR4标准的最高性能,亦即达到3200Mbps的级别,相比之下,目前无论DDR3还是DDR4技术,最高也只能达到2133Mbps的性能。
2014-02-28 Imagination发布首款采用创新PowerVR Raptor图像处理器架构IP 内核
Imagination Technologies 宣布,推出第一款以其创新的 PowerVR Raptor 图像处理器架构为基础的硅知识产权(IP)内核产品,将下一代应用的图像处理性能推升到新的层次。这款高性能、低功耗、小面积的 PowerVR Series2 V2500 内核可为各种广泛应用提供具备可扩展和高度可配置性的解决方案,从成本敏感、大量市场的功能手机到汽车、连网家庭安全与高端智能手机和平板电脑均能适用。
2013-07-04 Altera和ARM FPGA——产品开发中的自适应性能分析
选择SoC器件(集成了处理器和FPGA架构)的一个主要原因是能够使用FPGA硬件模块来加速软件工作。对于这些器件,工具应能够查看处理器和FPGA IP模块资源占用率相对水平。然后,设计人员可以使用这些信息来优化系统。
2012-11-06 晶心科技第三代16/32位混合指令集架构
亚洲第一家提供自主研发32位微处理器IP与系统芯片(SOC)设计平台的晶心科技(Andes),将在IIC China 2013深圳展会上展示第三代16/32位混合指令集架构——AndeStar V3和相关新一代产品。
2012-09-19 (多图) 一种基于Femto的GSM网关设计与实现
GSM网络用户众多,在GSM接入网中引入 Femto架构,符合移动通信网络扁平化发展趋势。在此研究基于Femto架构的GSM网关,作为用户端数据接入核心网的接口,将移动、宽带和固定业务融合在一起,在GSM网络中将发挥重要的作用。采用IP化承载方式,Abis接口完全IP化,用模块化设计方法,基于Femto架构,在ATCA的平台上设计实现了具有信令处理、数据转换、编码转换及速率适配、路由等4功能的GSM网关。
2012-03-14 Synopsys为更快速的SoC验证推出下一代验证IP
新思科技有限公司日前宣布:推出基于全新VIPER架构的DiscoveryTM 系列验证知识产权(Verification IP,简称VIP)。它完全采用SystemVerilog语言编写...
2011-12-14 基于ARM920T+Linux架构的SOHO路由器设计
本文利用 Linux 内核支持IP Masquerade(IP 伪装)技术实现NAT 转换,实现多台主机共享访问因特网。
2011-11-23 CEVA-TeakLite-III DSP成为首款经认证可用于Dolby MS11多码流解码器的IP内核
全球领先的硅产品知识产权(SIP)平台解决方案和数字信号处理器(DSP)内核授权厂商CEVA 公司宣布,CEVA-TeakLite-III DSP已经成为业界首款通过Dolby认证可用于MS11多码流解码器的IP内核。MS11多码流解码器是最新的Dolby音频技术,能够在家庭娱乐产品中实现全球范围多格式内容播放。这款经全面优化的MS11解码器实施方案代表着CEVA公司意义非凡的发展里程碑,增强了公司在下一代联网家庭娱乐SoC设计中开发和实现高性能HD音频平台的领导地位。总体来说,CEVA现在可为CEVA-TeakLite DSP架构提供90多种音频和语音编解码器。
2011-10-26 基于ARM和DSP架构的多处理器高速通信协议设计
目前,建立在宽带网络的多媒体应用日渐增多,高性能的DSP也不断推陈出新,由于DSP具备非常灵活的编程运算能力,针对不同的编码标准,采用不同的编码软件,加上合适的芯片价位,在视频会议终端、视频监控服务器、IP数字机顶盒等产品中已被普遍采用。
2011-04-01 MIPS 即将推出64 位多核多线程处理器IP:Prodigy
美普思科技公司(MIPS Technologies, Inc)宣布,将推出业界首款 64 位处理器架构和多核、多线程(simultaneous multi-threading,SMT)技术相结合的 IP 内核。第一款代号为“Prodigy” 的内核预计于今年下半年正式上市。
2011-02-21 Microsemi SmartFusion FPGA七度荣获行业产品奖项
获奖的SmartFusion为业界首款智能混合信号FPGA,具有FPGA架构、基于ARM Cortex-M3处理器硬核的完整微控制器子系统,以及可编程模拟资源,提供全面可定制性、IP保护以及易于使用等优势。
2011-02-21 Altair Semiconductor获得MIPS多线程IP授权
美普思科技公司(MIPS Technologies, Inc)宣布,全球领先的超低功耗、小尺寸和高性能 4G LTE 芯片组供应商 Altair Semiconductor 公司已获得 MIPS 科技的多线程可合成处理器 IP 授权,用来开发移动宽带基带和调制解调器应用的下一代移动设备芯片组。Altair 是 MIPS 的长期授权客户,在其整个 LTE 芯片组产品线中均采用 MIPSTM 架构
2011-02-16 ST宣布ARM软件支持SPEAr微处理器系列
意法半导体SPEAr(结构化处理器增强型架构)嵌入式处理器为客户提供高水平的计算性能和设备互连功能。SPEAr微处理器采用先进的低功耗HCMOS (高速CMOS)制程,整合一个或两个先进的ARM926EJ-S处理器内核和内存接口,以及拥有连接、通信、安全及音视频功能的丰富IP模块,可满足高性能与低功耗的不同应用。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈