EDN China首页 > 高级搜索 > 物理设计

物理设计 物理设计 搜索结果

物理设计
本专题为EDN China电子技术设计网的物理设计专题,内容全部来自电子技术设计网精心选择与物理设计相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到21篇文章
2014-03-31 Synopsys IC Compiler II将后端物理设计吞吐量提高10倍
Synopsys IC Compiler II改变设计游戏规则,后端物理设计吞吐量提高10倍,行业领导者们与Synopsys携手将全新的技术产业化.
2014-03-26 Synopsys全新布局布线系统将后端物理设计吞吐量提高10倍
Synopsys IC Compiler II改变设计游戏规则,后端物理设计吞吐量提高10倍.行业领导者们与Synopsys携手将全新的技术产业化.
2014-03-04 开关电源PCB设计要点和电气要求
在任何开关电源设计中,pcb板的物理设计都是最后一个环节,如果设计方法不当,PCB可能会辐射过多的电磁干扰,造成电源工作不稳定,以下针对各个步骤中所需注意的事项进行分析。
2013-12-11 LED驱动电源PCB设计技巧及规范
在任何电源设计中,PCB板的物理设计都是最后一个环节,其设计方法决定了电磁干扰和电源稳定,本文将对这些环节进行具体分析,并谈谈LED驱动电源PCB设计技巧及规范。
2011-11-30 微捷码新版Titan模拟/混合信号设计平台正式面市
芯片设计解决方案供应商微捷码(Magma)设计自动化有限公司日前宣布,新版Titan模拟/混合信号(AMS)设计平台正式面市。采用了正申请专利的模拟设计技术,Titan提供了一种创新性FlexCell-to-GDSII模拟/混合信号(AMS)流程,可有组织地将电学设计和物理设计集成进一个统一的设计方法中。这款范式转移、电学-物理联合设计流程范围可涵盖从如Titan模拟设计加速器(Titan ADX)中电路原理图到电路优化等前端设计到如Titan模拟虚拟化原型设计工具(Titan AVP)和Titan基于形状的布线器(Titan SBR)中布局布线等后端设计。利用通过统一数据库和增强算法的紧密集成功能,Titan可进一步加速AMS设计和重复利用,树立设计自动化领域生产率、可移植性和质量的新标准。
2010-08-29 变化中的SoC设计流程
IP(知识产权)重用、电源管理,以及先进工艺都在改变着SoC(系统单芯片)设计的流程。更多工作正在转移到设计的规划阶段。电源管理可能对验证和物理设计产生不成比例的影响。在工具赶上以前,要对很多迭代作需求规划,才能完成设计收敛。
2010-04-26 LED开关电源的PCB设计技术
在开关电源设计中PCB板的物理设计都是最后一个环节,如果设计方法不当,PCB可能会辐射过多的电磁干扰,造成电源工作不稳定。
2009-09-30 (多图) 通信集成电路芯片物理设计难点及解决方案
本文分析了超深亚微米工艺下超大规模通信集成电路物理设计面临的挑战,并在此基础上介绍了IBM相应的解决方案,如基于ALSIM系列工具的电源网络的分析设计流程、统计静态时序分析方法(StatisticsStaticTimingAnalysis,SSTA)、时钟树优化工具BCO(BonnClockOpt,BCO),多种高性能的高速串并/并串转换器(High-SpeedSerdes,HSS)及其完备而精确的仿真和建模环境,这些方案的实施为复杂通信集成电路芯片的物理设计提供了有力的保障,极大地促进通信芯片的开发与应用。
2009-08-12 RLM的快速物理设计
本文主要介绍IBM大规模数字芯片的层次化物理设计方法中模块的快速物理设计方法。首先介绍IBM的ASIC设计流程,然后介绍子模块(Random Logic Macro,RLM)的快速物理设计方法,以及顶层整合时对子模块信息的抽取技术,最后介绍该模块化设计流程的优点.
2009-08-11 ST在DAC 2009大会上发布设计方法的最新进展
意法半导体(ST)携多篇独创论文和合著论文参加日前在加州旧金山举行的DAC 2009(设计自动化国际研讨会)。在复杂系统级芯片(SoC)的3D叠装、物理设计、系统级芯片设计和IC可靠性领域,意法半导体的设计方法与自动化取得众多新进展,成为关注重点。?
2009-04-09 IBM科学家:摩尔定律已走到尽头
IBM科学家Carl Anderson在2009国际物理设计论坛会上预言,半导体制造尺寸和成本几何缩小的时代即将结束,摩尔定律时代也已走到了尽头。
2008-11-27 选择正确的FPGA设计工具
在综合和仿真方面,EDA供应商是公认的专家;而在物理设计和硬件验证方面,只有FPGA厂商能设计和提供为芯片专门优化的后端工具。
2008-11-01 SaaS帮助IC设计公司提高生产力降低风险和成本
Cadence设计系统公司于近日推出了为半导体设计而准备的服务式软件(SaaS)。这些通过实际制造验证的、随时可用的设计环境,可以通过互联网访问,让设计团队可以迅速提高生产力,并降低风险和成本。Cadence Hosted Design Solutions可用于定制IC设计、逻辑设计、物理设计、高级低功耗、功能验证和数字实现。
2007-08-27 32位嵌入式CPU中系统控制协处理器的设计
系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断处理,提供指令正常执行所需的环境。本文论述了一个实现MIPS 4Kc指令集CPU中系统控制协处理器的设计,包括对特权寄存器写操作的实现,精确异常处理机制和全定制后端物理设计
2007-04-24 SoC设计时序至关重要
尽管有工具和多年的实践,时序收敛仍是芯片设计中的一个主要问题。继续改进时序评估和处理设计流程中的故障路径是应付问题的唯一方法。策略是尽可能早地作重复,并充分利用物理设计专家的熟练技巧。新设计方法可以提高速度或降低功耗,但也会使时序收敛问题更加复杂化。
2007-04-23 EDN专题:嵌入式与DSP
SoC设计时序至关重要:尽管有工具和多年的实践,时序收敛仍是芯片设计中的一个主要问题。继续改进时序评估和处理设计流程中的故障路径是应付问题的唯一方法。策略是尽可能早地作重复,并充分利用物理设计专家的熟练技巧。新设计方法可以提高速度或降低功耗,但也会使时序收敛问题更加复杂化。
2007-04-12 SoC设计时序至关重要
尽管有工具和多年的实践,时序收敛仍是芯片设计中的一个主要问题。继续改进时序评估和处理设计流程中的故障路径是应付问题的唯一方法。策略是尽可能早地作重复,并充分利用物理设计专家的熟练技巧。新设计方法可以提高速度或降低功耗,但也会使时序收敛问题更加复杂化。
2007-04-12 ISPD IC全局布线大赛展示IC布线算法研究新方向
日前在国际物理设计研讨会举行的IC全局布线大赛产生的不仅仅是快乐的得胜者,它还展示了IC布线算法研究的新方向。
2006-09-22 研发内幕解密:我们的龙芯2号
龙芯2号的设计包括结构设计、逻辑设计以及物理设计三个阶段,这三个阶段互相重叠,其中结构设计阶段和龙芯1号的设计也有所重叠。龙芯2号的结构设计断断续续地进行了好几个月。刚开始是在2002年四、五月份在进行龙芯1号物理设计的同时对龙芯2号的系统结构进行了初步的考虑。在对市场上的主流处理器如Alpha 21264、MIPS R10000、Ultra Sparc III、Power III、HP PA8700、PIV、IA64等及学术界的主要工作进行调研的基础上基本确定了龙芯2号的寄存器重命名、动态调度以及运算部件的架构。到六、七月份随着龙芯1号物理设计和系统开发工作的展开,龙芯2号的结构设计几乎停了下来。那时候我们组一共只有二、三十号人,很多人员的工作都是重叠的,根本没有力量同时做两件事情。
2005-06-05 半层次化设计——我们的应对之道 参评号:M
半层次化设计是一种较为独特的物理设计方法,它结合了EDA界传统的Flatten及Hierarchical设计方法,已经成功应用在龙芯2号处理器的物理设计工作中,取得了较好的效果。本文首先介绍半层次化设计方法的流程,之后分析了使用半层次化设计方法的原因,接着着重介绍流程的重点问题分析,最后总结并展望了半层次化设计方法的应用范围及前景。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈