EDN China首页 > 高级搜索 > 逻辑密度

逻辑密度 逻辑密度 搜索结果

逻辑密度
本专题为EDN China电子技术设计网的逻辑密度专题,内容全部来自电子技术设计网精心选择与逻辑密度相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
  • 文章
    (19)
  • 论坛
    (0)
  • 博客
    (0)
共搜索到19篇文章
2011-01-27 莱迪思坚持在中密度PLD市场淘金
在可编程逻辑器件公司中,莱迪思(Lattice)一直坚持在低密度和中密度器件市场淘金,他们不追求器件的逻辑规模和超高性能,这一定位决定了其产品技术有着很强的针对性,同时又不至于使自己被资金链牵着走,毕竟摩尔定律路线或者超越摩尔定律都要依靠巨大的资金投入才能实现。
2010-12-27 MachXO2 PLD系列树立行业低成本、低功耗新标准
莱迪思公司低密度解决方案高级产品行销经理Shantanu Dhavale介绍说,MachXO2系列产品采用了低功耗65nm嵌入式闪存工艺,与莱迪思前一代产品MachXO PLD系列相比,集成了多种功能,例如,逻辑密度增加了3倍,嵌入式存储器增加了10倍,而功耗只有19?W。
2010-09-17 泰克扩展逻辑分析仪家族推出新型中端产品系列
更高的信号传输速率和板卡密度通常会导致信号完整性问题,例如串扰、地面反跳和鸣震,它们通常表现为数字系统的功能故障。TLA6000系列为工程师提供了一套完整的工具,可帮他们快速发现、隔离和解决这些难以隔离的问题。
2009-11-12 降低FPGA功耗的设计技巧
新一代 FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的功耗,这些抉择包括从显见的器件选择到细小的基于使用频率的状态机值的选择等。
2009-07-31 Cyclone III LS FPGA具有低功耗高安全特性
Altera日前发布了具有安全特性的低功耗新系列FPGA。新的Altera Cyclone III LS FPGA在单位面积电路板上具有密度最大的逻辑、存储器和DSP资源。这些器件是功耗最低的FPGA,200K逻辑单元(LE)的静态功耗小于0.25W。Altera亚太区产品市场经理张洵瑜表示,新器件将面向所有市场领域中对功耗和电路板面积非常敏感的应用。
2009-07-16 Cyclone II FPGA和Nios II嵌入式处理器具有低成本性能优势
在其业内领先的低成本Cyclone TM FPGA系列和Nios软核嵌入式处理器成功的基础上,Altera现在推出了第二代产品系列。Cyclone II器件为用户提供更高的逻辑密度和新增硬件性能,比第一代产品成本降低了30%。这些新器件比同类竞争FPGA价格低50%,而速度却提高了50%。此外,Nios II软核嵌入式处理器比最初的Nios处理器功能更强大,而占用的逻辑单元(LE)更少。
2009-07-01 Altera发布新的Cyclone III LS FPGA
Altera公司 (ALTR)日前发布了具有安全特性的低功耗新系列FPGA。新的Altera Cyclone III LS FPGA在单位面积电路板上具有密度最大的逻辑、存储器和DSP资源。
2009-06-30 Altera发布具有安全特性 功耗最低的FPGA
Altera公司日前发布了具有安全特性的低功耗新系列FPGA。新的Altera Cyclone III LS FPGA在单位面积电路板上具有密度最大的逻辑、存储器和DSP资源。
2009-06-15 降低FPGA功耗的设计技巧和ISE功能分析工具
新一代FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的功耗,这些抉择包括从显见的器件选择到细小的基于使用频率的状态机值的选择等。
2009-03-30 适合无线应用的FPGA
FPGA提供大量存储器、可编程逻辑密度和数字信号处理能力,能实现非常高级功能。
2008-08-05 Altera在40nm:抖动、信号完整性、功耗和工艺达到最佳的收发器
在摩尔定律的推动下,半导体行业技术发展非常迅速,集成电路晶体管数量每两年翻倍,对器件或者系统之间的通信链路数据速率要求越来越高。而工艺节点的减小又促进了摩尔定律。减小体积可以在单位逻辑中容纳更多的功能,提高工作速率、逻辑密度和集成度,同时降低了功耗。
2008-04-29 嵌入式逻辑分析仪在FPGA时序匹配设计中的应用
随着FPGA器件规模的不断增加、封装密度不断提高,传统逻辑分析仪在FPGA板级调试中的应用日益困难。为此,主流FPGA厂商相继在其开发工具中增加了嵌入式逻辑分析仪(ELA) IP软核,如Lattice在ispLEVER中提供的ispTRACY,Xilinx在ISE中提供的ChipScopePro,Altera在Quartus II提供中的Signal Tap II等。ELA在FPGA内部预先设计探测点和测试逻辑,可在软件工具的配合下对FPGA设计进行较全面的测试。
2008-02-01 Xilinx为65nm Virtex-5系列新增三款小尺寸封装器件
赛灵思公司宣布为其屡获殊荣的65nm Virtex-5 LX 和 LXT FPGA平台增加三款新型小尺寸封装器件,以满足新兴市场对可编程逻辑器件成本和密度的要求。其中逻辑优化的LX平台增加了Virtex-5 LX155器件,Virtex-5 LXT平台则增加了LX20T以及LX155T器件,外加带有低功率收发器的小尺寸 19mm FF323封装。
2007-09-11 利用基于平台的环境加速软件开发
不久以前,如果你问大多数SoC开发人员,在他们的开发过程当中,什么是其中最大的瓶颈,他们一定会说是逻辑验证。这个回答并不会令人惊奇,在过去十年中,SoC电路设计的密度在迅速增加,使得硬件验证的复杂度以指数的速度在不断增加。
2006-12-11 赛灵思在华首发成本最低的I/O优化FPGA SPARTAN-3A平台
赛灵思推出Spartan-3A系列I/O优化现场可编程门阵列(FPGA)平台。这一平台是对低成本、大规模应用的新一代Spartan-3系列产品的扩展。Spartan-3A平台为相对于逻辑密度而言更注重I/O数量与功能的应用提供了一个成本更低的解决方案。
2006-12-07 赛灵思在华首发SPARTAN-3A平台全球成本最低的I/O优化FPGA
赛灵思公司在北京举办了新闻发布会,宣布推出Spartan?-3A系列I/O优化现场可编程门阵列FPGA平台。这一平台是对低成本、大规模应用的新一代Spartan-3系列产品的扩展Spartan-3A平台为相对于逻辑密度而言更注重I/O数量与功能的应用提供了一个成本更低的解决方案。
2006-08-01 Altera发售密度最高带有嵌入式收发器的FPGA
Altera公司宣布开始发售Stratix II GX系列的EP2SGX130器件,该器件是业界容量最大的带有嵌入式收发器的FPGA。EP2SGX130的等价逻辑单元(LE)数量超过132,000个,为设计人员提供了丰富的逻辑资源,帮助他们实现多种协议或者非常复杂的知识产权(IP)。
2005-11-22 Altera
Altera继续改善它的综合性产品线。HardCopy II使用称之为Hcell的细微粒晶体管集合。它建立在公司的结构化ASIC产品线上,支持从FPGA到ASIC实现的无缝迁移,同时提供ASIC技术的密度、成本、性能和功耗优势。Altera的Stratix II EP2S180是它最大和最快的FPGA,采用了一种新的逻辑结构,使内存核频率更高。新的EPM2210是低成本、高密度和高性能的MAX II CPLD系列中规模最大的成员。
2005-10-02 降低功耗的设计技巧
新一代FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈