EDN China首页 > 高级搜索 > 逻辑单元

逻辑单元 逻辑单元 搜索结果

逻辑单元
本专题为EDN China电子技术设计网的逻辑单元专题,内容全部来自电子技术设计网精心选择与逻辑单元相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到45篇文章
2016-05-04 FPGA电源考虑事项
FPGA是一种提供许多逻辑单元和其他功能(如收发器、PLL和用于复杂处理任务的MAC单元)的器件。FPGA现在变得非常强大,有效地为它们供电是设计的一个重要方面,这一点常常被低估。
2015-05-12 高云半导体开始提供GW2A-55K的FPGA工程样片
2015年5月7日讯,广东高云半导体科技股份有限公司(以下简称“高云半导体”)今日宣布:公司已开始将其国内首款拥有完全自主知识产权的中密度现场可编程门阵列(FPGA)GW2A-55K发运给客户。GW2A家族采用台积电(TSMC)的55纳米工艺,逻辑单元从18K LUT到55K LUT,可提供多种封装,包括:PBGA256、PBGA484、PBGA672、PBGA1156,将来可根据用户需求,提供更多封装类型。
2014-01-03 FPGA的基本结构:六大组成部分简介
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。
2013-12-17 Xilinx将业界最大容量器件翻番达到440万逻辑单元
Xilinx 将业界最大容量器件翻番达到440万逻辑单元,密度优势领先整整一代.Virtex UltraScale技术将器件密度领先优势从28nm的2倍提升到20nm的4倍,采用先进的3D IC技术为客户提供了超越工艺节点的价值优势.
2013-11-22 (多图) FPGA全局时钟的使用
在 Xilinx 系列 FPGA 产品中,全局时钟网络是一种全局布线资源,它可以保证时钟信号到达各个目标逻辑单元的时延基本相同。本文以Virtex-4系列芯片为例,简单介绍FPGA全局时钟网络结构,并说明全局时钟的使用。
2013-03-25 (多图) 详解最新PCB冷却技术
随着消费者对更小、更快要求的进一步加强,在解决密度日益提高的印刷电路板(PCB)散热问题方面出现了艰巨的挑战。随着堆叠式微处理器和逻辑单元达到GHz工作频率范围,高性价比的热管理也许已经成为设计、封装和材料领域的工程师亟需解决的最高优先级问题。
2012-12-18 技术达人细说51 单片机
运算器 :由算术逻辑单元 ALU、累加器ACC、B寄存器、两个暂存寄存器、程序状态寄存器组成 PSW ; 8 位,可以进行算术云算(加,减,乘,除,乘除运算与寄存器 B 有关)、逻辑运算及移位运算等。
2012-09-24 基于FPGA的SoC进行数字显示系统设计
系统级芯片(SoC)可采用现场可编程门阵列(FPGA)或专用集成电路(ASIC)两种方式实现。目前业界通常将处理器、逻辑单元和存储器等系统嵌入FPGA中构成灵活的SoC解决方案,本文以Virtex-II系列Platform FPGA为例,说明采用FPGA方案进行数字显示系统设计所具有的灵活、快速和低成本等特性。
2012-06-21 分析FPGA的基本结构
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。
2012-02-15 (多图) 一种基于FPGA的真随机数发生器设计与实现
设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在Xilinx Virtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。
2011-12-09 Crocus与中芯国际签署技术开发和晶圆制造协议
Crocus科技,领先的强化磁性半导体技术开发商,和中芯国际集成电路制造有限公司,中国内地最大最先进的集成电路晶圆代工企业,宣布,正式签署合作技术开发和晶圆制造协议。根据协议,两家公司将共同开发针对汽车应用的高温磁性逻辑单元(MLU)技术。中芯国际将制造和供应基于CMOS先进技术节点的晶圆,这些晶圆将在Crocus纳米电子(CNE)的先进磁性生产设备上做进一步加工。
2011-03-16 赛灵思ISE 13 全面支持 7 系列 FPGA
赛灵思公司宣布推出 ISE13设计套件。这款屡获殊荣的设计工具和 IP 套件新增了许多增强特性,可以提高片上系统(SoC) 设计团队的生产力,针对 Spartan-6、Virtex-6 和 7 系列 FPGA 以及行业领先的容量高达 200 万个逻辑单元的 Virtex-7 2000T 器件,加速实现真正的即插即用 IP。针对减少开发时间和成本,ISE 13设计套件引入了加速验证、支持 IP-XACT 的即插即用 IP以及全新的Team Design Flow,让多名工程师利用时序可重复功能同时开展工作,从而缩短设计周期。
2010-12-07 新的MAX V CPLD系列
新的MAX V CPLD密度范围在40到2,210个逻辑单元(LE)之间,具有低功耗和高性能特性,非常适合各类市场领域中的通用和便携式设计,包括,固网

、无线、消费类、计算机/存储、汽车电子和广播等。

2010-09-20 TigerSHARC结构的ADSP-TS101及其应用
Adsp-TS101是AD公司新一代TigerSHARC结构的数字信号处理器,具有多指令流多数据流(MIMD)结构;有两个计算单元,每个单元包括算术逻辑单元(ALU)、移位寄存器(shift)、乘法器(mult)、寄存器组(register files)。 2010-09-02 采用基于FPGA的SoC进行数字显示系统设计
系统级芯片(SoC)可采用现场可编程门阵列(FPGA)或专用集成电路(ASIC)两种方式实现。目前业界通常将处理器、逻辑单元和存储器等系统嵌入FPGA中构成灵活的SoC解决方案,本文以Virtex-II系列Platform FPGA为例,说明采用FPGA方案进行数字显示系统设计所具有的灵活、快速和低成本等特性。 2010-06-21 Stratix IV FPGA系列密度最大器件量产发售
Altera公司宣布,开始量产发售40-nm Stratix? IV FPGA系列密度最大的器件。Stratix IV E EP4SE820具有820K逻辑单元(LE),非常适合需要高密度、高性能和低功耗FPGA的各类高端应用,包括ASIC原型开发和仿真、无线、固网、军事、计算机和存储应用等。 2010-04-29 (多图) 现场可编程门阵列的供电
现场可编程门阵列(FPGA)是一种可编程逻辑器件,由成千上万个完全相同的可编程逻辑单元组成,周围是输入/输出单元构成的外设。制造完成后,FPGA可以在工作现场编程,以便实现特定的设计功能。 2010-04-22 FPGA上同步开关噪声的分析
随着半导体技术的快速发展,近年来FPGA 的器件容量和输入输出的管脚数量都极大的增加了,例如StratixIV 器件,最大的一款EP4SE680 拥有68.11 万个逻辑单元和1104个输入输出管脚。大量的输出管脚在同一时刻翻转会引起同步切换噪声。 2010-04-08 (多图) FPGA上同步开关噪声的分析
随着半导体技术的快速发展,近年来FPGA 的器件容量和输入输出的管脚数量都极大的增加了,例如StratixIV 器件,最大的一款EP4SE680 拥有68.11 万个逻辑单元和1104个输入输出管脚。大量的输出管脚在同一时刻翻转会引起同步切换噪声。目前同步切换噪声是FPGA 领域的一个新的挑战。 2009-12-09 具有530K逻辑单元FPGA的Stratix IV E FPGA开发套件
Altera 公司日前宣布推出其面向 Stratix IV FPGA 的最新开发套件。Stratix IV E FPGA 开发套件具有业界最高密度、最高性能的 FPGA。
EDNC 官方微信公众平台

EDN China官方微信


扫一扫关注,获取
电子新知,设计灵感

精彩推荐
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈