EDN China首页 > 高级搜索 > 动态功耗

动态功耗 动态功耗 搜索结果

动态功耗
本专题为EDN China电子技术设计网的动态功耗专题,内容全部来自电子技术设计网精心选择与动态功耗相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到22篇文章
2016-05-24 动态功耗调节介绍
在今天的数据采集系统(DAQ)中,需要不断突破性能极限。无论何种情况,最大限度降低电流消耗和功耗都是重中之重。系统设计人员必须权衡更高性能和更低功耗带来的竞争优势。解决此问题的一种途径是借助一个称为动态功耗调节(DPS)的过程。
2015-07-03 FinFET对动态功耗的影响
FinFET已经投产,并且在可扩展性、性能和泄漏功耗等方面具有很好的前景,但给设计实现流程增加了更多的复杂性。具有FinFET意识的设计实现和贯穿整个流程的有效动态功耗控制是发挥这些3D器件全部潜能的关键。
2014-06-11 (多图) FPGA设计中功耗的分析与仿真
功耗的早期估计对于FPGA系统设计十分重要是基于两点考虑:系统电源的大小和散热。充分理解FPGA的工作功耗、静态功耗、动态功耗、内核与I/O资源情况将影响降低功耗的策略。
2013-08-23 Imagination Technologies推出新的优化设计套件(DOK)
Imagination的优化设计套件 (DOK) 可提供显著的硅 PPA 效益,并缩短设计周期时间.第一套与新思科技共同开发的 DOK,可为 PowerVR Series6 GPU 系列,降低 25% 的动态功耗以及 10% 的面积.
2011-12-15 (多图) 一种基于动态阈值NMOS的1.2V CMOS模拟乘法器
分析了以动态阈值NMOS晶体管作为输入信号的输入晶体管,利用4个动态阈值NMOS和2个有源电阻设计和实现的一种1.2 V低功耗CMOS模拟乘法器电路。该电路具有节省输入晶体管数目、偏置晶体管和偏置电路,以及性能指标优良的特点。其主要参数指标达到:一、三次谐波差值40 dB,输出信号频带宽度375 MHz,平均电源电流约30μA,动态功耗约36μW。可直接应用于低功耗通信集成电路设计。
2011-03-01 (多图) 寄存器传输级的低功耗设计方法
除了芯片的速度和面积等,人们对低功耗的期望也越来越高,因而在IC设计中加入低功耗设计非常必要。寄存器传输级的低功耗设计对降低整个芯片的功耗作用非常显著,本文讨论的三种寄存器传输级低功耗设计方法,经验证对动态功耗的降低很有效。
2011-01-27 65nm嵌入式快闪平台降低动态功耗65%
美高森美公司(Microsemi Corporation)日前宣布,旗下SoC产品部门(原为爱特公司Actel Corporation)发布全新65nm嵌入式快闪平台,以用于构建公司下一代基于快闪的可定制系统级芯片(SoC)。
2010-03-31 固态继电器的动态功耗和设计考量
对于低电压信号或低功率切换应用,具备MOSFET输出的光学隔离固态继电器(SSR, Solid State Relay)可以比传统机电式继电器(EMR, Electro-Mechanical Relay)带来几个重要优势,工程师在使用这类继电器时面临的一个主要挑战是如何决定并找出继电器封装内可以承受的最大动态和静态功率,工作频率基本上会对整体功耗带来最高限制。
2010-02-22 (多图) 固态继电器的动态功耗和设计考量
对于低电压信号或低功率切换应用,具备MOSFET输出的光学隔离固态继电器(SSR, Solid State Relay)可以比传统机电式继电器(EMR, Electro-Mechanical Relay)带来几个重要优势,工程师在使用这类继电器时面临的一个主要挑战是如何决定并找出继电器封装内可以承受的最大动态和静态功率。
2008-10-17 Cadence推出实现早期动态功耗分析工具
Cadence日前推出了系统级功率分析与探索的突破性技术,在产品设计周期初期尽早进行更快的功耗的探索与估算。
2008-09-09 Cadence实现早期动态功耗分析与Pre-RTL探索
Cadence扩大其在低功耗领域的领先地位,实现早期动态功耗分析与Pre-RTL探索,Cadence公布了能够对芯片和系统功率要求提前进行探索的技术,这是系统级设计的一次突破。
2008-04-30 实时功率监控IC准确捕捉动态功耗信息
智能管理电源,可以为性能需求很高的子系统分配电源,可以通过功率的大小预测温度的高低,可以利用功率反馈电路动态控制CPU时钟频率,以达到降低功耗的目的。国际整流器公司(IR)日前推出了多功能输出功率监控集成电路IR3721,这款产品可用于笔记本电脑、台式电脑和节能服务器应用的低压DC/DC转换器。
2008-03-03 低功耗制造测试的设计-第一部分
本文将首先介绍动态功耗与测试之间的关系,以说明为何功率管理现在比以往任何时候都迫切;然后介绍两种独特的DFT技术,它们利用了ATPG技术的优点,以自动生成低功率制造性测试。
2008-01-07 Actel:致力智能功率解决方案的开发
在制程工艺技术和功耗的坐标轴中,动态功耗和静态功耗相交的最低点,对应的工艺制程技术是0.13mm,这就是Actel为什么一直以来还在采用0.13mm工艺技术。
2007-11-21 Actel推出IDE v8.1备有全新功率驱动布局
为了扩展其业界领先的专门针对芯片级和系统级节省功率的解决方案,Actel 公司宣布推出全新版本Libero集成设计环境,具备崭新的重要功能包括功率驱动布局,使设计人员得以进一步优化设计,并可减少典型设计的动态功耗达30%。
2007-11-21 Actel Libero IDE v8.1具备全新功率驱动布局
为了扩展其业界领先的专门针对芯片级和系统级节省功率的解决方案,Actel 公司宣布推出全新版本Libero? 集成设计环境,具备崭新的重要功能包括功率驱动布局,使设计人员得以进一步优化设计,并可减少典型设计的动态功耗达30%。
2007-08-07 65nm工艺的Stratix III FPGA
Stratix? III 系列FPGA是高性能、高密度并且低功耗的高端FPGA,其静态和动态功耗比Stratix II FPGA降低了50%。
2007-07-26 利用Virtex-5 FPGA降低功耗
Virtex-5系列产品的静态功耗与 Virtex-4 器件相当,但比竞争性 FPGA 具有明显的优势。作为唯一的65纳米 FPGA,Virtex-5 器件核心的动态功耗比市场上其它高性能 FPGA 低至少35-40%。
2005-12-05 超低动态功耗的无电容器双晶体管RAM
瑞萨科技开发出可以实现高速运行和具有低功耗能力的高密度无电容器双晶体管RAM(TTRAM)。该存储器设计将可以采用65nm和随后的硅绝缘体(SOI)CMOS半导体工艺,将快速、高密度存储功能嵌入到具有功率效率的片上系统(SoC)器件中。
2005-10-08 瑞萨开发无电容器双晶体管RAM 动态功耗仅为148mW
瑞萨科技公司宣布,该公司已开发出可以实现高速运行和具有低功耗能力的高密度无电容器双晶体管RAM(TTRAM)。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈