EDN China首页 > 高级搜索 > 并行I/O

并行I/O 并行I/O 搜索结果

并行I/O
本专题为EDN China电子技术设计网的并行I/O专题,内容全部来自电子技术设计网精心选择与并行I/O相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到11篇文章
2013-03-18 Everspin推出带Quad SPI接口的1Mb串行MRAM器件
Everspin推出带Quad SPI接口的1Mb串行MRAM器件,引脚数为并行I/O MRAM的一半,速度高达并行I/O MRAM的1.8倍。
2009-11-03 AT89S51单片机并行I/O端口的扩展
这里研究80C51系列单片机中的AT89S51并行IO端口的扩展,采用并行可编程接口器件Intel 8155扩展并行I/O端口,并在扩展的I/O端口上实现数码管动态显示。
2008-03-31 标准汉字库芯片解决汉字信息显示问题
崔巍表示,为进一步降低字库芯片成本,集通发明了精减总线芯片技术,无需地址总线即可实现高速度并行数据传输,降低了对CPU的I/O需求,提高了整机性价比。据悉,该系列芯片采用的是32位SPARC内核,目前该内核由SUN免费提供,旨在推动其64位核的推广,这使得整个芯片在保持高性能的同时其成本相当于用于字库的空白Flash的成本。
2008-01-07 (多图) I/O扩展电路GM8166在嵌入式锅炉系统中的应用
介绍了I/O扩展电路GM8166的功能和特点,结合该器件在嵌入式锅炉系统中的应用,侧重说明它通过串行输入并行输出、并行输入串行输出两种转换模式来完成锅炉32路数字输入和32路数字输出控制的I/O口扩展。
2007-05-09 65nm低成本FPGA以高性价比实现更多功能
Altera对外宣布推出其首款65nm低成本FPGA—Cyclone III系列。与前一代90nm Cyclone II器件相比,65nm Cyclone III系列具有:1.7倍的逻辑单元(LE)数量、3.5倍的存储器和2倍的乘法器,每个LE成本低20%、功耗低50%,低成本配置选项支持业界标准并行闪存器件、具有速率更高的存储器接口和更多的I/O以及更灵活的PLL。
2006-12-21 单片机89C52并行I/O口实现多个LED显示
在单片机应用系统中,普遍使用成本低廉、配置灵活的数码管(LED)做显示器。常用的为4~8位八段LED数码管显示器,即需要4~8个LED数码管。实现这种显示的方法很多,但是,必须采用相应的措施才能实现多个LED的显示。本文介绍了一种设计方法,利用该方法设计的多路LED数码管显示系统具有硬件设备简单,可移植性好,成本低廉的特点,在各种仪表显示系统中应用效果良好。
2006-12-02 外挂Flash的TMS320VC5409引导装载设计

TI的5000系列DSP提供多种引导装载模式,主要包括HPI引导装载、串行EEPROM引导装载、并行引导装载、串行口引导转载、I/O口引导装载等,其中使用Flash的并行引导装载是最常用的一种,使用该种方法可以尽快地开发出样机,是加快开发进度的首选。以下将详细介绍并行引导装载的过程,其它引导过程可参考TI公司有关Bootloader的技术资料。

2006-10-22 外挂Flash的引导装载设计
TI的5000系列DSP提供多种引导装载模式,主要包括HPI引导装载、串行EEPROM引导装载、并行引导装载、串行口引导转载、I/O口引导装载等,其中使用Flash的并行引导装载是最常用的一种,使用该种方法可以尽快地开发出样机,是加快开发进度的首选。
2006-10-10 (多图) 嵌入式Linux的图像采集与显示
本文使用的系统平台硬件功能框图,该平台采用Samsung公司的处理器S3C2410。该处理器内部集成了ARM公司ARM920T处理器核的32b微控制器,资源丰富,带独立的16kB的指令Cache和16kB数据Cache,LCD控制器、RAM控制器,NAND闪存控制器,3路UART、4路DMA、4路带PWM的Timer、并行I/O口、8路10位ADC、Touch Screen接口,I2C接口,I2S接口、2个USB接口控制器、2路SPI,主频最高可达203MHz。
2006-07-12 (多图) TMS320VC5402和PC机的UART研究与设计
TMS320VC5402以其低成本、低功耗、资源多的特点在通信、控制领域得到了广泛的应用。片上集成了最大192kB存储空间(64kB RAM、64kB ROM、64kB I/O),具有时分多路串口TMD,2个缓冲串口BSP、8位并行主机接口HPI、可编程等待状态发生器等,完全可以满足数据处理及控制要求。
2004-03-30 (多图) LVDS电路的仿真与设计
随着电子设计技术的不断进步,要求更高速率信号的互连。在传统并行同步数字信号的数位和速率将要达到极限的情况下,设计师转向从高速串行信号寻找出路。HyperTansport(by AMD), Infiniband(by Intel),PCI-Express(by Intel)等第三代I/O总线标准(3GI/O)不约而同地将低压差分信号(LVDS)作为下一代高速信号电平标准。本文将从LVDS信号仿真、设计,测试等多方面探讨合适的LVDS信号的实现...
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈