EDN China首页 > 高级搜索 > SOC总线

SOC总线 SOC总线 搜索结果

SOC总线
本专题为EDN China电子技术设计网的SOC总线专题,内容全部来自电子技术设计网精心选择与SOC总线相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到26篇文章
2015-04-16 (多图)LEON3开源软核处理器动态图像边缘检测SoC设计
针对LEON3开源软核处理器具有高性能,高可靠性等特征,构建了一个基于LEON3的动态图像边缘检测SoC。文中采用局部熵边缘检测算法,将图像采集,边缘检测和图像显示三个部分封装设计为IP核,通过APB总线嵌入到LEON3的经典SoC架构中。与利用微控制器或DSP实现的动态图像边缘检测系统相比.基于LEON3的动态图像边缘检测SoC能够充分发挥硬件设计的高速性和灵活性,并且系统具有很好的可移植性与可配置性,占用资源少,速度快,具有良好的应用前景。
2012-10-29 (多图) 兼容51指令的8位MCU IPCORE设计
本文基于目前SOC系统技术的发展情况,设计一个可用于SOC系统的核,该核的指令集完全兼容于MCS-51系列的微控制器。本设计的目的在于提高MCS-51的指令执行速度的同时兼顾面积的考虑,提升其在Soc系统中的应用价值。该IPCORE采用数据总线和指令总线相分离的哈佛总线结构和全新的指令时序以及指令实现方式,并使用PLA硬布线逻辑代替微程序控制,加快了核的速度,提高了指令执行效率。
2012-04-13 (多图) 详述USB IP核的设计及FPGA验证
为了提高USB lP的可重用性,本USB IP核设计了总线适配器,经过简单配置可以用于AMBA ASB总线或WishBone总线结构的SoC中。此IP核进行了FPGA验证。
2011-09-05 (多图) 一种基于GPIB和计算机并行口的SoC自动化测试方案
通过相关的GPIB接口总线对设备的控制指令控制频谱仪,可以使频谱的捕捉在4秒钟内完成,整个测试流程在1分钟内完成,有效地节约了测试时间。在多片测试中,测试员启动批处理文件就可以完成快速测试流程。对比传统测试方案,该方案不需要反复更换测试仪器探头及调试测试仪器,只需要更换开关电源及待测芯片即可。
2011-06-13 (多图) 基于OCP-IP的SOC总线即插即用的实现
SOC设计的快速发展是以IP核复用为基础的。IP核的复用极大地提高了SoC系统设计的开发效率,SoC 片上总线的选择是IP核间集成与互连的关键技术之一。目前片上总线的标准协议众多,如ARM公司提出的AMBA总线、OPEN CORES组织提出的WishBONe总线、IBM公司提出的CoreConnect总线等。
2010-12-06 基于IP核的PSTN短消息终端SoC软硬件协同设计
介绍在基于微控制器IP核的PSTN短消息终端SoC设计当中,如何合理划分硬件和软件的功能;从对微控制器IP核的配置与扩展、片上外设在SFR总线上的映射、存储空间的划分与映射等三个方面,详细讲述SoC的软硬件协同设计。
2010-09-20 泰斗微电子GPS/北斗2双模方案应用于广州公交DVR项目
该车载DVR方案的最大亮点是采用一款带有TD1002基带芯片的TD3001 GPS/北斗2双模导航DVR模组。TD1002是一款泰斗自主研制的GPS/北斗2双模导航SOC基带芯片,内置一颗类ARM处理器,总线上有TD泰斗?自主知识产权的浮点协处理器、双模捕获、双模跟踪等外设。该芯片采用GPS/北斗2双模融合设计方法,支持2路独立的数字中频接口,可以灵活配置信号处理通道工作于单GPS模式,或单北斗2模式,或GPS/北斗2混合模式。
2010-06-02 (多图) AEMB软核处理器的SoC系统验证平台
随着 SoC(Systemon Chip,片上系统)技术与IP复用技术的发展与应用,SoC平台与系统IP核的验证面临着越来越大的困难。本文以32位微处理器AEMB为核心,以 Wishbone总线作为系统总线,构建了一个基本的SoC硬件平台
2009-08-19 (多图) AMBA息线SOC系统IP核的即插即用研究
SoC片上总线的多样性对IP核的封装规范提出了要求。标准的IP核封装规范有助于提高IP核的复用甚至实现核的即插即用。基于提高IP核复用以及即插即用目的,OCP-IP组织提出了OCP-IP标准。
2009-06-19 流量管理:SoC设计者越来越大的梦魇
SoC越来越不适应基于中心化总线的架构,精确的使用模型对于理解流量模式非常重要。要理解互连,就必须有ESL(电子系统级)方案和周期精确方案的结合。随着SoC的发展,互连建模会变得不可或缺。
2009-03-30 USB OTG的IP Core设计与FPGA验证
由于USB总线是主从式结构,且设备的主从特性在设备设计时就已经固定,这样就很不利于设备间点对点的数据传输。这种以计算机为核心的数据传输结构,非常不利于USB总线在嵌入式行业的应用,因为这些设备一般都要求具有与计算机通信的USB设备功能,同时也要求具有连接其他USB设备的主机功能。为了解决这一问题,USB OTG规范作为USB2.O规范的补充出台了。本文介绍一款USB OTG IP核的设计与实现,该设备控制器可作为IP核用于SoC系统中,完成与主机控制器的通信,并能与普通的USB从设备进行通信。
2009-02-26 C8051F 30x单片机低成本射频读卡器方案
该方案采用超低功耗SOC型单片机C8051F30X,流水线指令结构,70%指令执行时间为一个或两个系统时钟周期,速度可达25MIPS;灵活的时钟源;3V电压供电,端口I/O均可耐压5V,硬件增强型URAT可与外部设备直接进行串口通信,或通过UART转USB桥接芯片同外部设备进行USB接口进行通讯;SMBus总线直接与ST的射频专用收发芯片CRX14连接,对CRX14控制来实现非接触射频卡的读写。
2009-01-20 (多图) AHB 片上系统总线的建模与验证
如何有效的对SoC 设计进行验证已经成为缩短设计周期的关键问题。针对这个问题,本文提出一种形式化建模与验证方法,对片上系统AMBA 工业总线规范的AHB 总线协议进行形式化规格
2008-12-19 (多图) 基于Avalon总线TLC5628自定义IP核的开发
可编程片上系统是Altera公司提出的一种灵活、高效的SOC解决方案。他将处理器、存储器、I/O口、LVDS、CDR等系统设计需要的功能模块集成到一个可编程器件上,构成一个可编程的片上系统。
2008-12-12 基于AMBA的SOC总线功耗分析及优化
随着SOC系统复杂度的不断提高,如果采用普通的全局互连策略,会在全片功耗优化和系统性能提高方面造成瓶颈。目前,研究的重点主要是分析和优化全局总线的功耗。
2008-05-29 (多图) 基于MIPS内核的HDTV-SoC平台总线接口模块
在系统级芯片(SoC)的设计当中,MIPS的RISC处理器是一种应用非常广泛的嵌入式CPU,它具有高性能、低功耗的特点,可以很方便地集成到一个完整的片上系统之中,使开发者能够专注于用户IP模块的设计。
2008-01-30 (多图) SOPC设计中的两种片上总线分析
在嵌入了ARM922T的Excalibur系列FPGA上,使用了AMBA总线的高性能总线AHB(Advanced High-performance Bus);而在可嵌入Nios的FPGA上则使用Avalon总线。这两种总线也是目前SoC设计使用较多的片上总线标准。
2007-12-07 (多图) 图像采集压缩SOC系统在FPGA中的实现
本设计使用Alera的FPGA实现了整个图像采集系统。整个系统完成了图像的采集、压缩和传输。系统采用流行的工业总线CAN做为其传输总线,不仅接口简易,成本低,而且可靠性较高。
2007-08-21 (多图) 三种常用SoC片上总线的分析与比较
嵌入式系统是当今计算机工业发展的一个热点。随着超大规模集成电路的迅速发展,半导体工业进入深亚微米时代,器件特征尺寸越来越小,芯片规模越来越大,可以在单芯片上集成上百万到数亿只晶体管。
2007-06-15 Avalon接口类型浅析——Avalon-MM接口与Avalon-ST接口辨析
引自博客:riple 1. Avalon-MM接口:2006.11之前只有这一种接口,许多关于Nios的书里描述的都是这种接口。最早的一本SOPC书籍《挑战SOC》中Avalon总线一段,就是按照20
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈