EDN China首页 > 高级搜索 > 设计验证工具

设计验证工具 设计验证工具 搜索结果

设计验证工具
本专题为EDN China电子技术设计网的设计验证工具专题,内容全部来自电子技术设计网精心选择与设计验证工具相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到19篇文章
2013-07-01 联电携手新思加速14nm FinFET制程的认证
联电(2303-TW)(UMC-US)与新思科技(Synopsys)(SNPS-US)共同宣布,两家公司的合作已获得成果,采用新思科技DesignWare逻辑库的IP组合,和Galaxy实作平台的一部分寄生StarRC萃取方案,成功完成联电第一个14奈米FinFET制程验证工具设计定案。
2012-12-12 MATHWORKS基于模型的设计为DO-178C提供支持
MATHWORKS通过基于模型的设计为DO-178C提供支持,更新的DO Qualification Kit帮助鉴定 Simulink 和 Polyspace 验证工具.
2010-03-09 半导体、EDA业者合作模式转变
过去在EDA业者如雨后春笋,头角峥嵘之前,不乏大型芯片厂自行开发EDA工具,然为取得最新设计验证工具,超微(AMD)等公司近年除持续内部研发外,也与EDA公司合作。
2009-09-04 Titan混合信号设计平台
Titan是首款真正统一的开放式平台,在模拟电路设计流程中嵌入了数字标准单元设计。通过与微捷码Talus数字实现、Titan ADX加速器、FineSim仿真和Quartz物理验证工具的无缝集成可提供更高自动化水平并减少模块级设计和顶层集成过程中迭代工作。
2009-05-05 Panasonic选择微捷码的仿真器作为大型模拟IP设计验证工具
芯片设计解决方案供应商微捷码(Magma)设计自动化有限公司日前宣布,全球最大的消费电子产品供应商之一Panasonic公司采用微捷码公司的具有线性多CPU技术的FineSim SPICE仿真器作为大型模拟IP设计验证工具
2008-06-26 (多图) 编写高效的测试设计(testbenches)
由于设计的规模越来越大和越来越复杂,数字设计的验证已经成为一个日益困难和繁琐的事。面对挑战,验证工程师们依靠许多的验证工具和方法。
2007-10-22 SolidWorks 设计验证工具催生CAE年会论文大奖
在近日闭幕的“第三届中国CAE工程分析技术年会暨2007全国计算机辅助工程技术与应用高级研讨会”上,由来自中国科学院等离子体物理研究所宋云涛博士撰写的名为“EAST超导托卡马克核聚变装置关键部件的CAE工程分析与研究”的学术论文获得本年度CAE年会论文大赛的一等奖。
2007-09-03 基于RVM的层次化SoC芯片平台的设计及应用
随着SoC设计日趋复杂,验证成为SoC设计过程中最关键的环节。本文介绍了Synopsys的RVM验证方法学,采用Vera硬件验证工具以及OpenVera验证语言建立目标模型环境,自动生成激励,完成自核对测试、覆盖率分析等工作。通过建立层次化的可重用性验证平台,大大提高了验证工程师的工作效率。文中以一个SIMC功能模块的验证为例,详细介绍了RVM验证方法学在SoC芯片验证中的应用。
2007-01-22 安捷伦新推数字信号分析仪,可采集低电压差动信号
安捷伦科技公司(Agilent)日前发表一套示波器测量系统,包含设计、除错与验证工具,特别适合于高数据速率序列总线的设计使用。新的Agilent DSA80000B数字信号分析仪(DSA)系统具有最低
2007-01-17 安捷伦新款数字信号分析仪适合高数据速率序列总线设计使用
安捷伦科技(Agilent)日前发表一套示波器量测系统,包含设计、除错与验证工具,特别适合于高数据速率序列总线的设计使用。新的Agilent DSA80000B数字信号分析仪(DSA)系统具有最低的噪
2007-01-09 Synplicity发布其TotalRecall完全可视化技术的详细说明
Synplicity 公司日前发布了其 TotalRecall?完全可视化技术的详细说明。Synplicity 相信这项新技术使设计人员能够迅速找出问题所在并确保排除故障,从而大幅提高 FPGA原型设计在 ASIC 验证工具中的使用率。
2006-06-28 ASIC设计验证工具选择实例
伴随着工艺技术水平的提高,当前ASIC设计规模和设计复杂度也不断的提高。合理的选择验证工具在ASIC设计过程中起了关键作用。下面就结合实际的项目开发,对比验证工具的特点,帮助大家更好的认识验证工具。
2005-08-24 Certify高性能的ASIC验证工具
Certify解决方案容许你用可编程逻辑来做原型验证和调试你的ASIC设计
2004-01-30 可扩展验证平台新技术帮助弥合验证鸿沟
Mentor Graphics公司正式推出其可扩展验证平台,它集成了对业界最新标准的支持、新型验证工具以及“面向验证的设计”方法,最大限度缩短了需要耗费大量时间的功能验证周期,避免了昂贵的集成电路重新设计。可扩展验证平台包含了验证工具多项新的增强内容,使得验证工作尽可能在设计的最初阶段开展。
2003-12-12 SoC设计刺激功能验证平台需求
随着设计复杂度的增加,以及SoC应用的普及,功能验证的重要性在日益增加。传统的基于仿真的验证需要数百万的测试向量来验证一个行为,而且仿真一般都处于系统集成完成后,因而设计返工次数多,验证的可靠性不能保证。Verisity公司提供的前端验证工具SPECMAN和e语言是为验证工作量身定做的系统。
2003-08-12 EDA热门话题:验证技术
在ASIC设计中,验证工作占用了相当多的时间,特别是进入深亚微米领域,几乎80%的时间花费在验证上面,平均验证成本已经达到一个项目总费用的70%。针对EDA流程中的这一重要环节,一些有实力的EDA厂商都十分关注对验证工具,尤其是开放式统一验证平台的开发。毫无疑问,开发先进验证技术及工具已经成了EDA领域的一个热点。
2003-08-12 基于System Verilog的可验证设计方法提高设计能力
Synopsys公司将大力支持Accellera SystemVerilog语言,以实现更先进的可验证设计(DFV)方法。Synopsys的DFV通过将完整的验证贯穿于整个设计开发过程,从而极大地提高质量和功能。这套技术与SystemVerilog相结合得出的方法能够在整个设计流程中实现验证。Synopsys同时宣布了独特的混合型形式RTL验证工具Magellan,它与Discovery验证平台集成在一起,进一步强化了可验证设计方法。
2003-05-31 用来检验基于PCI-X设计验证工具
从事ASIC设计的eInfochips公司开发出用来对任何PCI接口进程进行各种程度抽象验证的PCI-X eVC(e Verification Component)。PCI-X eVC可与得到Specman Elite支持的所有HDL模拟程序一起运行。eInfochips公司的eVC是以Verisity公司的e Reuse Methodology(eRM)为主开发的。
2003-01-01 EDA工具与设计服务
纳入定时收敛法的FPGA设计软件;加快计算密集的操作速度的ASIC验证工具;方便SoC设计的虚拟基准平台;提高先进工艺效率的组合工具;增强性能的系统级设计工具
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈