EDN China首页 > 高级搜索 > 高速数字电路

高速数字电路 高速数字电路 搜索结果

高速数字电路
本专题为EDN China电子技术设计网的高速数字电路专题,内容全部来自电子技术设计网精心选择与高速数字电路相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到23篇文章
2015-05-19 (多图)高速数字电路设计:互连时序模型与布线长度分析
介绍了高速数字电路器件的通用互连时序模型,基于模型给出了时序公式。对当前的常用高速接口MII、RMII、RGMII和SPI给出了基于公式和理论的实例分析,通过分析得出真实的电路板设计布线长度关系。
2012-09-18 (多图) 分析高速数字电路中电源系统的EMC
设备运行中产生的高密度、宽频谱的电磁信号充满了整个设备空间,形成了复杂的电磁环境从而造成了电磁干扰等情况。尤其在电源电路中,电磁环境最复杂,所受的干扰影响也最严重。本文中将就高速数字电路电源系统的EMC设计做深入研究,商讨避免或减少电磁干扰的方法。
2012-04-09 ARM单片机的复位电路设计
由于ARM 高速,低功耗低,工作电压导致其噪声容限低,这是对数字电路极限的挑战,对电源的纹波,瞬态响应性能,时钟源的稳定度,电源监控可靠性等诸多方面也提出了更高的要求。
2011-05-16 基于Cadence的高速PCB设计
随着人们对通信需求的不断提高,要求信号的传输和处理的速度越来越快.相应的高速PCB的应用也越来越广,设计也越来越复杂.高速电路有两个方面的含义:一是频率高,通常认为数字电路的频率达到或是超过45MHz至50MHz,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速电路.
2011-03-30 列车用高速数字PCB电路板抗干扰设计
详细阐明了高速数字印制电路板在设计时应该注意的问题,阐明了在列车车载系统中高速数字电路将会受到哪些方面的影响,以及产生这些影响的原因,针对具体问题提出设计高速电路时应该采取的几种方法。实践证明,采取这些方法设计的电路能够极大提高产品的抗干扰性能。
2011-02-28 (多图) 基于DSP TMS320F2812的智能接口板设计
随着电子技术的发展,数字电路的集成度和性能有了非常大的提高,因此可以在单板上实现复杂的电路功能,本设计就是在TI公司高集成度的TMS320F2812处理器上设计外围接口电路,实现多路高速ARINC429接口、高速RS422接口、高速RS232接口,由于该款DSP的卓越性能,该接口板具有强大的多路接口通讯实时处理能力,同时由于该接口板的通讯接口都是标准接口,物理结构为PMC底板结构,具有一定的通用性。
2010-12-21 (多图) 数字电路中△I噪声的危害
随着数字电路向高集成度、高性能、高速度、低工作电压、低功耗等方向发展,数字电路中的△I噪声的特性和抑制△I噪声的技术成为一个亟待系统、深入研究的领域。
2010-10-25 (多图) 利用布线技巧提高嵌入式系统PCB的信号完整性
本文从高速数字电路中信号线的实际电气特性出发,建立电气特性模型,寻找影响信号完整性的主要原因及解决问题的方法,给出布线中应该注意的问题和遵循的方法和技巧。
2010-07-02 高速数字电路的信号完整性与电磁兼容性设计
本文较详细地解释了高速数字电路设计中上述电磁兼容问题的产生原因以及解决方法,最后给出了一个实际设计的仿真实例来说明以上现象。
2009-12-18 (多图) 基于TMS320C6713和MAX1420的高速数据采集系统设计
数据采集系统是通信与信息技术领域中重要的功能模块,应用广泛。而传统的数据采集系统大多以单片机或中规模数字电路为核心,其模数转换器(A/D转换器)采样速率较低。
2009-09-17 新一代电源模块以较少电容达到更快速的瞬时响应
对于复杂的电路板,如高阶通信系统,设计人员愈来愈需要为不同的DSP、FPGA、ASIC和微处理器提供更多的电压轨。目前必须面对的电源系统设计挑战,是在高速数字电路产生电流瞬时的情况下,将电压偏差降到最低。
2009-09-08 (多图) 新一代电源模块以较少电容达到更快速的瞬时响应
对于复杂的电路板,如高阶通信系统,设计人员愈来愈需要为不同的DSP、FPGA、ASIC和微处理器提供更多的电压轨。目前必须面对的电源系统设计挑战,是在高速数字电路产生电流瞬时的情况下,将电压偏差降到最低。
2009-07-10 (多图) 基于ADSP-TS101的高速数字电路设计与仿真
基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
2009-04-27 (多图) 高速数字系统的串扰问题分析
随着电子技术的不断发展,在高速电路中信号的频率的变高、边沿变陡、电路板的尺寸变小、布线的密度变大,这些因素使得在高速数字电路的设计中,信号完整性问题越来越突出,其已经成为高速电路设计工程师不可避免的问题。串扰是指有害信号从一个网络转移到另一个网络,它是信号完整性问题中一个重要问题,在数字设计中普遍存在,有可能出现在芯片、PCB板、连接器、芯片封装和连接器电缆等器件上。如果串扰超过一定的限度就会引起电路的误触发,导致系统无法正常工作。因此了解串扰问题产生的机理并掌握解决串扰的设计方法,对于工程师来说是相当重要的。
2008-12-22 (多图) 高速数字电路电源系统的电磁兼容研究
电源分布系统的低阻抗设计是保证电源系统稳定和系统电磁兼容性的重要因素。当然,电源分布系统设计问题并不止包括低阻抗设计、去耦电容这些问题,更有多电源层的排布、电源层面的分割与隔离,以及电源层面的20H原则,等等。
2008-11-25 全差分放大器简介
差分信号比单端信号拥有更强的抗噪声能力,所以在高速数字电路和高精度ADC应用中均是采用了差分信号。
2008-04-01 (多图) 高速数字隔离器产品ISO72x系列
本应用报告概述了高速数字电路中电子隔离的必要性、实施以及特性,讨论了在一个隔离层上进行光、磁(电感)和电气(电容)信号传输的优点和缺点,并对 ISO72x 系列数字隔离器中使用的电容耦合技术作了特别的重点阐述。
2007-11-16 (多图) 高速数字电路的设计与仿真
介绍了专用于高速数字电路的仿真工具Hyperlynx,并使用它对高速数字电路中的阻抗匹配、传输线长度与串扰问题进行布线前的模型建立和仿真,通过仿真结果分析给出了相应解决办法,尤其在传输线长度上提供了LVDS电路的解决办法。通过软件平台对电路参数的设置进行比较与分析,给出了高速数字电路设计的指导性结论。
2007-11-08 (多图) USB2.0接口IP核的开发与设计
介绍了一种基于USB 2.0协议的设备接口的IP核设计. 着重研究了USB 2. 0协议控制器、缓存控制器、工作模式控制等硬件数字电路的实现,该电路支持高速(480 Mbps) 和全速(12 Mbps)传输。为了满足USB 2.0高速的传输要求,减小硬件设计的复杂性和硬件开销,整个系统采用硬件电路和MCU 固件结合的方法进行设计,同时使用了不同传输方式缓冲区共用的双缓冲区缓存结构,因此电路具有实现简单,硬件开销小,传输速度较高等优点。设计的电路已经通过FPGA验证。
2007-07-27 空间之间:理解高速数字电路的感应系数
我量测过四圈导线的感应系数。每环由相同长度的绝缘#10AWG实心铜线组成。测试中,在线圈端点处探测,保持线圈垂直于测试装置,并远离其它金属物体。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈