EDN China首页 > 高级搜索 > LVPECL

LVPECL LVPECL 搜索结果

LVPECL
本专题为EDN China电子技术设计网的LVPECL专题,内容全部来自电子技术设计网精心选择与LVPECL相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到21篇文章
2014-08-12 (多图) LVPECL终端的设计考虑因素
LVPECL 而言,很少有人研究过完成输出级设计所需要的发射极电流控制与传输线终端之间的关系。剖析 LVPECL 闸道的基本原理和分析任何特定 LVPECL 驱动器的典型终端,有助于工程师量身定制稳健和高能效的 LVPECL 终端。
2012-12-05 (多图) 利用低抖动LVPECL扇出缓冲器增加时钟源的输出数
许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。图1所示电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过ADF4351的一路差分输出提供多达八路差分、低电压正射极耦合逻辑(LVPECL)输出。
2012-07-02 CrystalFree pMEMS 振荡器相位抖动低于 1 皮秒
IDT公司推出了CrystalFree压电MEMS(pMEMS)低压差分信号(LVDS)和低电压正发射极耦合逻辑(LVPECL)振荡器,该新型振荡器可在紧凑业界标准封装中以远低于1皮秒的相位抖动运行。
2012-05-10 IDT 推出全球首款针对高性能应用的压电MEMS振荡器
IDT 宣布,已推出全球首款针对高性能通信、消费、云和工业应用的 CrystalFree 压电MEMS(pMEMS)LVDS / LVPECL 振荡器。
2011-05-05 安森美半导体扩充PureEdgeTM硅晶体振荡器时钟模块产品系列
安森美半导体(ON Semiconductor)进一步扩充其硅晶体振荡器(XO)时钟模块产品阵容。NBX系列新增的6款器件具有双电压能力和同类领先的总频率稳定度(低至±20 ppm),提供高性价比、高精度的参考时钟方案。这些新器件符合路由器、交换机、服务器及基站等应用中最新2.5 V/3.3 V低压正射极耦合逻辑(LVPECL)设计的时钟产生要求。
2009-10-30 Maxim推出结构紧凑的双输出晶体振荡器
日前,Maxim推出双输出LVPECL晶体振荡器DS4625,设计用于要求苛刻的通信系统。该器件产生两路100MHz至625MHz范围的高频输出,允许设计人员使用单个器件替换两个分立的振荡器。
2009-09-23 安森美推出带LVDS接口的单频及双频晶体振荡器模块
日前,安森美半导体(ON Semiconductor)扩充PureEdge高精度晶体振荡器(XO)时钟模块系列,新的高精度器件提供百万分之±50(即±50 ppm)的总频率稳定度,符合下一代低压差分信令(LVDS)及低压正射极耦合逻辑(LVPECL)设计的时钟产生要求。?
2009-09-14 Maxim推出具有亚皮秒级抖动性能的频率合成器
日前,Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。
2009-08-18 Fox Electronics推出新款LVPECL压控晶体振荡器
Fox Electronics 日前在其 XpressO 振荡器系列中增加了一款电压为2.5 V 的 LVPECL 压控晶体振荡器 (VCXO),该振荡器采用了5.0 mm x 3.2 mm 业界最小的封装尺寸,其频率范围为0.75 MHz-1.0 GHz。
2009-01-13 Fox Electronics新款2.5V XpressO 压控晶体振荡器推出 LVPECL 版本
Fox Electronics 已经在其 XpressO系列振荡器系列中增加了一款 2.5V LVPECL 压控晶体振荡器 (VCXO),该产品拥有业界标准的 7mm x 5mm封装尺寸,其频率范围为 0.75MHz 至 1.0GHz。
2008-11-03 Maxim推出具有智能动态切换功能的频率合成器
Maxim推出具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器MAX3678。
2008-09-03 Fox Electronics推出2.5伏5 mm x 3.2 mm封装XpressO LVPECL振荡器
Fox Electronics 通过发布封装尺寸为5 mm x3.2 mm 的振荡器拓展该公司 XpressO LVPECL 振荡器系列产品。该 FXO-PC52振荡器可应用于同步光纤网 (SONET)、以太网(Ethernet)、存储区域网、宽带接入、微处理器/DSP/FPGA、工业控制器、测试与测量设备、光纤通道和低功耗便携式应用产品。
2008-07-24 (多图) Spartan-3 FPGA系列中高效PCB布局的LVDS信号倒相
在比较简单的未大量使用过孔的四层或六层 PCB 上,可能很难对 LVDS 或 LVPECL 这类差分信号布线。其原因是,驱动器上的正极引脚必须驱动接收器上的相应正极引脚,而负极引脚则必须驱动接收器的负极引脚。
2008-03-26 Maxim推100MHz HCSL输出晶振
Maxim推出DS4100H 100MHz、HCSL输出的晶体振荡器(XO),用于PCI Express。作为业内首款提供高速、电流驱动逻辑(HCSL)输出的XO,DS4100H省去了由CMOS、LVDS或LVPECL格式至HCSL的转换。
2007-05-09 高性能PLL时钟产生器
安森美半导体采用锁相环(PLL)技术推出PureEdge新系列产品。PureEdge系列率先推出的器件为NB3N3001和NB3N3011,产生100 MHz、106.25 MHz和212.5 MHz,抖动少于0.3ps 的LVPECL高质量时钟信号,这些器件相当适合光纤通道和串行ATA(SATA)应用。
2007-03-06 NS推出最低功率而又容易使用的延长电缆芯片组
NS推出一款业界功耗最低的延长电缆芯片组DS15BA101及DS15EA101,其特点是可在长达 400 米的铜轴电缆上传送 0.15Gbps 至 1.5Gbps 的 LVDS、LVPECL 及 CML 信号,而且功耗更低至 360mW。
2007-03-05 NS推出最低功率而又易使用的延长电缆芯片组
美国国家半导体公司宣布推出一款业界功耗最低的延长电缆芯片组DS15BA101及DS15EA101,其特点是可在长达 400 米的铜轴电缆上传送 0.15Gbps 至 1.5Gbps 的 LVDS、LVPECL 及 CML 信号,而且功耗更低至 360mW。
2006-11-30 ADI带2.8GHz VCO的14通道时钟发生器
ADI发布首款将低相位噪声时钟发生和小于1 ps 低抖动14通道时钟分配功能集成在一起的时钟集成电路(IC)。AD9516系列集成了一个整数N分频的频率合成器、两个参考输入端、一个压控振荡器(VCO)、可编程驱动器、可调延迟线和14个时钟驱动器,包括LVPECL, LVDS和CMOS输出。
2005-09-28 TI推出高速LVDS与LVPECL中继器/转换器 总体抖动低至45ps
德州仪器 (TI) 宣布推出一款 4 Gbps 低电压差分信号 (LVDS) 与低电压伪发射极耦合逻辑 (LVPECL) 中继器与转换器。
2005-09-07 高性能时钟合成器与抖动清除器
德州仪器 (TI) 推出一款低相位噪声与抖动的时钟合成器与抖动清除器CDCM7005,可提供高精度的稳定频率,同时还具有 -219 dBc/Hz(PLL 质量因素)的低相位噪声、LVPECL 为 162 fs 和 LVCMOS 为 232 fs 的最低相位抖动性能,以及 20 ps 的最大输出偏移。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈