EDN China首页 > 高级搜索 > DDR存储器

DDR存储器 DDR存储器 搜索结果

DDR存储器
本专题为EDN China电子技术设计网的DDR存储器专题,内容全部来自电子技术设计网精心选择与DDR存储器相关的资讯。EDN China 是第一家关注中国电子设计领域的媒体。在过去的20年,针对中国设计经理人和工程师的不同需要,不断提供最先进和有深度的设计技术和应用。
共搜索到48篇文章
2015-09-25 可尽早捕获缺陷的DDR仿真策略
DDR验证是任何SoC设计过程中最关键也是最复杂的任务之一,因为它牵涉到位于待测器件内的控制器和位于待测器件外的DDR存储器。一个DDR系统由在一起工作的控制器、I/O、封装、插座、电源、时钟和外部存储器组成。
2014-11-21 英特尔新技术:存储器耗电至少降低25倍
英特尔在台举办亚洲区创新高峰会,展示和工研院合作开发的新记忆体技术,较现有DDR DRAM记忆体更省电,耗电降低至少25倍,未来可望为行动运算装置延长电池使用时间。
2014-08-14 (多图) 详述DRAM、SDRAM及DDR SDRAM的概念
DRAM (动态随机访问存储器)对设计人员特别具有吸引力,因为它提供了广泛的性能,用于各种计算机和嵌入式系统的存储系统设计中。本文概括阐述了DRAM 的概念,及介绍了SDRAM、DDR SDRAM、DDR2 SDRAM、DDR3 SDRAM、DDR4 SDRAM、LPDDR、GDDR。
2014-06-24 高速存储器的调试和评估——不要仅仅停留在一致性测试上
DDR 存储器的测试项目涵盖了电气特性和时序关系,由JEDEC明确定义,JEDEC 规范并不涉及具体的测量方法,但提供了存储设备、DRAM应遵守的一组测试参数规范,目的是保证计算机系统、服务器和移动设备等存储系统的一致性与互操作性。
2013-07-30 用基于CAM的DDR控制器架构实现DDR DRAM效率最大化
为适应数据写入或从SDRAM读出的低效率,SoC需要使用一个控制器来管理对DDR SDRAM的访问。当今绝大多数存储器控制器都会考虑DDR SDRAM的低效性,并且试图重组到DDR SDRAM的命令,以将无效指令数量减至最少,并提高SoC访问SDRAM的效率(带宽)。
2012-09-27 新思科技DesignWare DDR4存储器接口IP
Synopsys发布DesignWare DDR4存储器接口IP;内存控制器和PHY可支持多种DDR标准,同时降低延迟与待机功率
2012-07-06 灿芯半导体与Cadence合作推出DDR内存解决方案
灿芯半导体将流片系列测试芯片平台,包含存储器子系统IP,以此证明这种超低功耗、高性能解决方案是智能手机、平板电脑等移动设备和其他消费电子产品的理想之选。
2012-02-15 Enpirion最新转换器突破传统DDR电源解决方案 效率提高2倍
2012 年 2 月 14日,业界最小负载点直流—直流转换器领先创新者Enpirion 公司发布了其 DDR 存储器终端电源的电源集成电路 (IC) 产品组合的新成员。Enpirion EV1320 是 2A (sink/source) DDR 终端转换器,最高效率达到 96%——比传统 LDO(低压差)稳压器解决方案省电 1.4 瓦,同时拥有低成本、小尺寸的优点。
2011-08-09 Linear推出一款降压型开关稳压器:LTC3618
?凌力尔特公司 (Linear Technology Corporation) 推出一款高效率、双通道、单片式、同步降压型开关稳压器 LTC3618,该器件能够为 DDR / DDR2 / DDR3 及未来需要供应和吸收电流的标准存储器应用产生电源电压和总线终端电压。
2011-07-08 Linear推出单片同步降压型开关稳压器:LTC3617
凌力尔特公司 (Linear Technology Corporation) 推出高效率、单片同步降压型开关稳压器 LTC3617,该器件能够为 DDR / DDR2 / DDR3 及未来需要供应和吸收电流的标准存储器应用产生一个总线终端电压。
2011-04-25 (多图) 基于Cyclone III FPGA的DDR2接口设计分析
DDR SDRAM是Double Data Rate SDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。
2011-04-11 (多图) DDR测试技术和工具是否跟上了时代步伐
DDR是双倍数据速率的SDRAM内存,如今大多数计算机系统、服务器产品的主流存储器技术,并且不断向嵌入式系统应用领域渗透。孰不知,随着iPhone等大牌智能手机的采纳,DDR内存俨然成为智能手机转变的方向之一,例如韩国泛泰去年底最新推出的Android智能手机Vega X就搭载了512MB的DDR2内存。
2011-03-11 先进高速传输接口及高速DDR存储器技术
创意电子通过芯片验证的IP为设计人员提供各式各样可合成的设计实现IP、PHYs与验证IP,适用于ASIC、FPGA与SoC设计。创意电子自家的IP阵容涵盖汇流排接口、混合讯号、AD/DA、多媒体、电源管理与SERDES。
2010-11-29 用于微型数码相机的多存储器与图像处理器的新型封装
新的封装解决方案是我们与Zoran一起设计的PoP(封装的封装),它采用了异种集成技术,在一个针对微型数码相机和摄像机的小空间内,可提供1G bit的NAND和DDR存储器,以及Zoran的COACH 12数码相机处理器。这种方案很受相机制造商的欢迎。
2010-08-20 在分布式电源系统中采用集成DC-DC转换器节省空间、缩短研发时间
传统的分布式电源架构采用多个隔离型DC-DC电源模块将48V总线电压转换到系统电源电压,如5V、3.3V和2.5V。然而该配置很难满足快速响应的低压处理器、DSP、ASIC以及DDR存储器的负载要求。这类器件对电源提出了更加严格的要求:非常快的瞬态响应、高效率、低电压以及紧凑的电路板尺寸。
2010-07-27 M3G测试方案为高级内存提供低廉的测试成本
Verigy推出了全新的 HSM3G 高速存储器测试解决方案,进一步拓展了面向 DDR3世代主流存储器 IC 和更高级存储器件测试能力的 V93000 HSM 平台。V93000 HSM3G 独特的优势在于其未来的可升级性,能够为数据传输速度高达6.8 Gbps未来的三代 DDR 存储器提供价格低廉的测试服务,从而前所未有地长期节约经济成本。
2010-07-13 DDR3存储器接口控制器IP加速了数据处理应用
DDR3存储器系统可以大大提升各种数据处理应用的性能。然而,和过去几代(DDR和DDR2)器件相比,DDR3存储器器件有了一些新的要求。为了充分利用和发挥DDR3存储器的优点,使用一个高效且易于使用的DDR3存储器接口控制器是非常重要的。
2010-01-29 利用高带宽混合信号示波器进行DDR验证和调试的技巧
验证DDR接口成为一项繁杂的任务。虽然示波器广泛用于DDR接口的高性能物理层验证,但DDR存储器技术的复杂性使常规示波器的验证和调试成为一项挑战。它可能会限制你进一步测量的能力,如读写数据分离、命令触发、状态机解码和协议调试。针对此,本文将重点介绍常规示波器验证过程中所遭遇的挑战,以及MSO如何应对这些挑战。
2010-01-29 用中档FPGA实现高速DDR3存储器控制器
由于系统带宽不断的增加,因此针对更高的速度和性能,设计人员对存储技术进行了优化。下一代双数据速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的优势。
2010-01-27 用中档FPGA实现高速DDR3存储器控制器
由于系统带宽不断的增加,因此针对更高的速度和性能,设计人员对存储技术进行了优化。下一代双数据速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的优势。
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈