EDN China首页 > 高级搜索 > 异步电路

异步电路 什么是异步电路 搜索结果

什么是异步电路
异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但它同时也用在时序电路中,此时它没有统一的时钟,状态变化的时刻是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。也就是说一个时刻允许一个输入发生变化,以避免输入信号之间造成的竞争冒险。
异步电路和同步时序电路的区别
异步电路:
电路核心逻辑有用组合电路实现
异步时序电路的最大缺点是容易产生毛刺。
不利于器件移植
不利于静态时序分析(STA)、验证设计时序性能。
同步时序电路:
电路核心逻辑是用各种触发器实现
电路主要信号、输出信号等都是在某个时钟沿驱动触发器产生的
同步时序电路可以很好的避免毛刺
利于器件移植
利于静态时序分析(STA)、验证设计时序性能。
共搜索到13篇文章
2015-04-30 选通脉冲串又不会截短脉冲的电路
本设计实例展示了一种用于综合异步选通电路的数学方法,这种电路可以在不改变脉冲宽度的条件下,从时钟信号中选通一个精确的脉冲串。这种电路被称为量化器。
2012-05-30 (多图) 一种基于FPGA的UART电路实现
UART 即通用异步收发器,传统上采用多功能的专用集成电路实现。但是在一般的使用中往往不需要完整的UART 的功能,比如对于多串口的设备或需要加密通讯的场合使用专用集成电路实现的UART 就不是最合适的。本设计使用Xilinx 的FPGA 器件,只将UART 的核心功能嵌入到FPGA 内部,不但实现了电路的异步通讯的主要功能,而且使电路更加紧凑、稳定、可靠。
2012-05-16 (多图) 一种消除异步电路亚稳态的逻辑控制方法
本文分析了异步电路中亚稳态产生的原因和危害,比较了几种常用的降低亚稳态发生概率的设计方法,针对这些方法不能彻底消除亚稳态的不足,设计了一种消除亚稳态的外部逻辑控制器——"半拍错位同步器",通过附加的高频时钟和D触发器,将异步时钟分别同步到高频时钟的上升沿和下降沿,使得过于接近的异步时钟在时间上拉开适当的间隔,只要选择适当的延迟时间和高频时钟,便能彻底消除亚稳态的发生。
2012-01-19 (多图) 制作一个高分辨率的传感器-USB接口
本设计中的电路包括一个混合信号微控制器、一只USBUART(通用异步接收器/发射器),还有一个新颖的自适应模拟传感器输入电路。此电路可以将多种类型的传感器接到设计的两个模拟输入通道上,在一个USB主机上控制这些设备,读出测量数据。
2011-09-09 (多图) 基于FPGA的通用异步收发器设计
采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。
2011-07-28 (多图) 利用异步采样电路提高SRAM工艺FPGA的设计安全性
异步电路的竞争和险象问题所导致的不确定性,是数字电路设计中令人头疼的问题。但是,如果把这种不确定性应用在本安全方案中,同样可以困扰剽窃者,从而更有效地保护设计。为此,本文提出了利用异步采样电路的不确定性提高SRAM工艺FPGA设计安全性的方法,以提高系统的安全性。
2011-03-28 (多图) 异步串行通信模块TL16C550在电子白板中的应用
本文主要讨论了利用TI公司的异步通用接收发器TL16C550扩展DSP串口,实现TMS320C5509与PC机之间的串行通信。本文同样介绍了异步通用接收发器芯片TL16C550的寄存器和相应功能,并且提供了利用TL1612550实现TMS320C5509与PC机串行通信的硬件电路和C语言实现软件编程方法。
2011-03-21 基于单片机的病房呼叫系统设计
利用单片机设计了病房呼叫系统,分析了硬件电路与软件设计。该系统采用电源载波技术,利用系统的两芯电源线,实现语音信号和呼叫信号的交换。系统主机由MCS8051单片机实现,呼叫分机选用PIC12C508单片机,显示主控芯片选择51类的AT89C2051单片机,通信方式采用串行异步半双工通信方式。系统具有可靠性高、成本低、功能强大、安装方便等优点,具有较强的实用价值。
2010-04-06 高速异步FIFO的设计与实现
异步FIFO是一种先进先出的电路,使用在数据接口部分,用来存储、缓冲在两个异步时钟之间的数据传输。在异步电路中,由于时钟之间周期和相位完全独立,因而数据的丢失概率不为零。如何设计一个可靠性高、速度高的异步FIFO电路便成为一个难点。
2008-12-01 同步与异步复位以及相关的亚稳态状况与设计可靠性
通常情况下(已知复位信号与时钟的关系),最大的缺点在于异步复位导致设计变成了异步时序电路,如果复位信号出现毛刺,将会导致触发器的误动作,影响设计的稳定性。
2008-11-05 (多图) 基于FPGA的UART接口开发
串口即通用异步收发器(UART,Universal Asynchronous Receiver Transmitter)。串行通信具有传输线少、成本低、可靠性高等优点,所以系统间互联常采用RS-232接口方式,一般该接口由UART 专用芯片来实现。但UART接口芯片一般引脚较多,内含许多辅助模块和一些辅助功能,在实际使用时往往用不到这些功能,因此若采用UART专用芯片,必将使电路变得复杂,PCB面积增大,从而导致成本增加,系统的稳定性和可靠性降低。
2008-09-11 PLC在三相异步电机控制中的应用
PLC的生产厂家和型号、种类繁多,不同型号自成体系有不同的程序语言和使用方法,本文拟就用日本立石公司生产的OMRON C20p型PLC,设计几个PLC在三相异步电机控制中的应用,与传统的继电器控制相比,具有控制速度快、可靠性高、灵活性强等优点,可作为高校学生学习PLC的控制技术的参考,也可作为工业电机的自动控制电路
2008-01-29 PLC 在三相异步电机控制中的应用
本文拟就用日本立石公司生产的OMRON C20p型PLC,设计几个PLC在三相异步电机控制中的应用,与传统的继电器控制相比,具有控制速度快、可靠性高、灵活性强等优点,可作为高校学生学习PLC的控制技术的参考,也可作为工业电机的自动控制电路
今日焦点
说说TD-SCDMA的经验和教训

说说TD-SCDMA的经验和教训

2000亿元永远收不回的投资,换来一张五年就停止发展的TD-SCDMA网,而所谓自主知识产权比例饱受争议。蛮力改写科技产业路线,失败作结。[详细]


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
数据手册相关热门搜索

每月定期向您递送电子元器件规格书网中的最新元器件数据手册下载、库存信息及技术参数更新。请点击订阅:

《微波及射频》

5G网络在提供1Gbps至10Gbps吞吐量方面具有很好的前途, 并且功耗要求比今天的网络和手机都要低,同时还能为关键应用提供严格的延时性能。
热门小组
有问题请反馈