EDN China > 技术文章 > 模拟设计 > 时钟/PLL > 正文
? 2016博客大赛-不限主题,寻找电子导师,大奖升级??

多输出可编程时钟简化嵌入式多处理器设计,提高性能并降低成本

IDT公司?? 2016年02月02日 ?? 收藏0

工具,易用性等设计考虑

显然,如果一个用户可编程、完全可配置的时钟发生器IC不能很容易地进行编程或配置,这对于用户将是一件非常令人沮丧的事情。 IDT公司的Timing Commander软件平台可以让客户通过一个直观而灵活的图形用户界面(GUI)对器件进行配置和编程。

图7所示为该平台的图形用户界面屏幕截图,其中该GUI把8T49N241配置为SMPTE 424应用的高性能四路输出合成器,分数反馈PLL与整数及分数输出分频器混合的组合允许8T49N241生成所有的这些输出频率,它们具有0 ppb的(每十亿份)附加合成误差,并且测得的10GE和SMPTE 424时钟相位噪声性能满足Xilinx 7系列的要求。

图7:为了配置SMPTE设计,IDT Timing Commander  GUI采用分数反馈PLL与整数及分数输出分频器混合的组合来产生所有需要的输出频率。
图7:为了配置SMPTE设计,IDT Timing Commander GUI采用分数反馈PLL与整数及分数输出分频器混合的组合来产生所有需要的输出频率。

另外,系统内I2C编程模式可以被用来在上电时为多输出器件编程,以覆盖一次可编程存储器的配置,因而,如果需要可重新配置器件。最后,用户可以另外针对每个输出对的一个独立扩频功能进行编程,以降低系统级的EMI/RFI水平和其他有关的顾虑,同样,这些也取决于选取的器件。

用户可编程在许多方面对于多处理器系统设计人员帮助很大,同时也克服了采用多个单独、彼此独立的时钟发生器所导致的缺陷,并且不会影响性能。用户可编程的特性能够凭借单一器件支持不同类型和负载需求,因此,“哪个时钟针对哪个负载类型?”等相关问题迎刃而解。当然,这些器件不仅可以进行频率定制,而且也支持其他一些关键的规范,能够实现成本、性能和高能效设计的理想平衡,而以往的方案往往要面临顾此失彼的尴尬。

【分页导航】


上一页123下一页
?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈