EDN China > 设计实例 > 模拟设计 > 时钟/PLL > 正文
? 2016博客大赛-不限主题,寻找电子导师,大奖升级??

(多图) LVPECL终端的设计考虑因素

IDT 定时与同步部门高级应用工程师?? Phillip Wissell?? 2014年08月12日 ?? 收藏0

Thévenin 等效终端

图3所示用于提供 3.3V 和 2.5V 电流的备选 Thévenin 等效终端,用两个电阻串产生 VTT 电压,因而可以不再使用调节器,但也有缺点。

1)图3 中的 R1 和 R2 偏压电阻串需要大量功率损耗才能产生 Thévenin 电压。功率损耗取决于特定驱动器的高输出电压 (Voh) 和低输出电压 (Vol);参见以下“案例研究”章节。

2)Vcco 变化率通过偏压分压器前馈至 Thévenin 等效 VTT 电压;39% 表示 Vcco =3.3V,20% 表示 Vcco =2.5V。因此,VTT 电压只限在标称 Vcco 下才是正确的,发射极电流的控制不如标准 VTT=VCC-2.0V 终端有效。

图3 3.3V 和 2.5V Thévenin 等效LVPECL终端。
图3 3.3V 和 2.5V Thévenin 等效LVPECL终端。

【分页导航】

《电子技术设计》网站版权所有,谢绝转载


?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

LVPECL终端? LVPECL驱动器? 低压正射极耦合逻辑?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈