EDN China > 设计实例 > 模拟设计 > 时钟/PLL > 正文
? 2016博客大赛-不限主题,寻找电子导师,大奖升级??

(多图) 锁相环揭秘

Antonio De Lima Fernandes?? 赛普拉斯半导体公司?? 2013年07月10日 ?? 收藏8
锁相环(PLL)是现代电子系统中不可或缺的组件,其功能是产生与输入信号频率相等或数倍于输入信号频率的精确频率输出信号。它主要用于调制器/解调器以及时钟生成/时钟倍频。但是,在混合信号芯片上设计数字通信系统时,数字设计人员因PLL与生俱来的模拟特性,都倾向于避免使用PLL,而模拟设计人员又嫌IDE涉及编码,对其敬而远之。本文将介绍一种设计简单PLL的不同方法。

PLL的基础知识

我们先从PLL的原理方框图着手:


图1:PLL的原理方框图

为正常工作,用偏置发生器为该电压添加与频率无关的恒定偏置,然后将该电压输入到VCO。顾名思义,VCO所产生输出电压的频率与输入电压成比例。

从较高的层面来看PLL,如果PLL的输入频率与VCO频率不同,相位检测器就会产生电压。经过滤和偏置后,该电压会调整VCO的频率,使之与输入相匹配。

《电子设计技术》网站版权所有,谢绝转载


上一页123456下一页
?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

锁相环PLL? 时钟?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈