EDN China > 产品新闻 > 模拟设计 > 正文
?

安森美半导体完整时钟解决方案满足时钟市场更高要求

EDN China?? 2008年10月27日 ?? 收藏0
0/25/50 MHz)、处理器时钟(14/24 MHz)、视频时钟(27 MHz)、ADSL/VDSL(36 MHz)、DDR2/DDR3存储器时钟(100/133/166/200/266/333/400 MHz)、千兆位以太网GbE(125 MHz)和ASIC时钟(厂商专有的30至100 MHz)等。目前业界用于满足机顶盒等应用复杂时钟要求的解决方案是分产晶体和/或CMOS晶体振荡器。这种解决方案带来许多问题,一是成本高昂,每部机顶盒/数字电视等系统需要采用5至7颗晶体/晶体振荡器,二是占用过多的电路板空间,三是增加了设计复杂度,四是晶体和CMOS晶体振荡器的采购交货周期较长,不利于制造商加快产品上市时间。针对这些问题,安森美半导体推出高性能的可编程时钟乘法器,采用单个多PLL可编程时钟解决方案替代机顶盒、数字电视和其它消费应用中的所有分立晶体和/或CMOS晶体振荡器,产生系统需要的所有频率,帮助减小电路板空间、降低成本及提高设计灵活性。

  NB3N3020就是安森美半导体最新推出的一款可编程时钟乘法器,这器件在同颗器件上产生低压正射极耦合逻辑(LVPECL)时钟及低压互补

金属氧化物半导体(LVCMOS)时钟,这使NB3N3020能够用于宽广范围的应用,如网络、消费电子和计算机应用。这器件含有三个三电平LVCMOS单端选择引脚,设定26种可能时钟频率中的一种,从而为设计人员提供灵活性,帮助他们满足设计要求,及采用单颗定制器件替代不同系统中的多个时钟。NB3N3020可编程时钟乘法器拥有8 MHz至210 MHz的宽输出频率范围。它采用一颗5.0至27 MHz基本模式并行谐振晶体或一颗2.0至210 MHZ LVCMOS单端时钟源,产生差分LVPECL输出和单端LVCMOS输出,而多种可供选择的时钟输出频率是对输入时钟频率相乘的结果。低电平时,LVCMOS输出启用(OE)三态时钟输出,使系统设计人员能够在其系统中动态地控制时序状况。这器件拥有极佳的抖动性能,周期抖动仅为5皮秒(ps),从而为电路板设计人员提供更高的系统时序裕量,适合更高频率的设计,具有更高的可靠性。

  除了不断推出新产品,安森美半导体也针对不同客户的不同需求进行产品定制化。安森美半导体的新一代产品策略是充分利用在专有组件库、高速PLL设计和微型封装的技术优势,继续开发领先业界的时钟产生和支持产品及逻辑转换器,以业界最完整、抖动最低的时钟树解决方案满足路由器/交换机、光网络/无源光网络(PON)、DSLAM/集成多工器、工作站CPU和存储器时钟分配、网络服务器、存储区域网络(主总线适配器卡、网络卡)、工作站和服务器、机顶盒和数字电视等应用的需求。


上一页12下一页
?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

时钟? PLL? skew? ECL?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈