EDN China > 设计实例 > 通信 > 网络传输与交换 > 正文
? 2016博客大赛-不限主题,寻找电子导师,大奖升级??

(多图) 针对PCMCIA调制解调器设计的钽电容器解决方案

来源:电子产品世界?? 2008年05月07日 ?? 收藏0

  简介

  为适应移动计算的需求,无线网络存取技术正快速发展。全球移动通信系统(GSM)网络及通用分组无线业务(GPRS)也因此广泛应用于各行各业。为支持PDA及移动电话等基于网络技术的产品发展,2.5G基础设施的建设正在加速进行,由此产生了对笔记本电脑在网络存取技术方面所需外围设备的需求。工程师们纷纷把目光投向个人计算机存储卡国际协会(PCMCIA)定义的总线,普遍将其作为实现GSM调制解调器设计的一种解决方案。

  研究表明,GSM传输由需要高强电流的相对短脉冲构成。 用于该应用程序的发送器工作电压为3.0V,其峰值电流为2A。然而,PCMCIA总线规格使得最大可用电流仅为1.0A, 该规格显然无法满足需求。 因此,设计人员不得不考虑使用大容量电容(1000mF 至5500mF),以便在传输期间维持电压并提供所需电流。

  PCMCIA调制解调器设计人员可用的电容器解决方案一直以来仅限于电化学双层电容器(EDLC)技术,该技术可保障极高电容量。本文将指出,在时间与温度方面伴有不稳定性的高等效串联电阻(ESR)将对脉冲应用造成严重限制。 因此,EDLC并非最有效的解决方案。要达到最佳性能,设计人员须考虑使用高电容-电压(CV)、高效容量及低ESR的钽电容器。因其电容量仅在680mF以内(明显不足),业界一直未考虑使用此类器件。但超高电容量钽电容器的发展为调制解调器设计人员提供了新的良机。以表面贴装封装的此类电容器电容量值高达3300mF,从而为此棘手问题提供了解决方案。

  为方便说明问题,我们的讨论将主要围绕使用PCMCIA总线的GSM调制解调器而展开,然后对此类概念在脉冲功率应用(使用其他功率限制型总线结构,如USB总线等)中的应用方式进行说明。

  问题总结

  如图1所示,GSM信号以216Hz(4.62 ms PRI)的速率在载体中传输,并采用一次性划分(包括产生577ms 脉宽的1/8周期)。 这要求电容器使用剩余的7/8周期进行再充电。 以此为例,假设功率放大器要求的电流为2A。最坏的可能性是,传输期间所需功率完全由电容器提供,因此而忽略了PCMCIA总线可提供的电流。

GSM信号

  在具备由PCMCIA总线提供的3.3V工作电压及诸多功率放大器所需3V最低输入电压的情况下,允许产生0.3V的最大电压降。 表1总结了设计制约条件,而图2则对简化电路图进行了说明。

设计制约条件

设计制约条件

  电路中的电压降包括两部分:与电容器内部阻抗(近ESR)相关联的电阻压降及脉冲结束时的电容器电压降。? 因此,总电压降计算公式如下:

  V = IR + I(t/C)

  其中:V=电压降(V);I=电流(A);R=电容器内部阻抗—ESR(Ohm);t=脉宽(s);C=电容(F)。

  备选设计方案

  可用备选设计方案见表2内数据。针对该设计问题,我们应对四种潜在解决方案进行论述。其中两种用于展示钽解决方案对该设计的影响,另外两种将着重阐述利用EDLC技术的结果。解决方案1允许使用三个钽电容器,提供总量为6.6mF的电容;而解决方案2则使用两个钽电容器,组合总电容为4.4mF。除总电容量之外,这两种解决方案在ESR方面也有所差异。

可用备选设计方案

  同样,在探索使用EDLC技术时,我们也应考虑两种解决方案。解决方案3为EDLC,提供22mF的额定电容。解决方案4较解决方案3而言提供更大的电容及更低的ESR。

  鉴于EDLC的内部组成,与使用传统电介质的电容器相比,器件以较慢速度对电场做出响应。因此,可用(或有效)电容为图3所示脉宽的强大功能。若为GSM传输中使用的脉宽(577ms),现今市场所售EDLC的有效电容为额定电容值的3% - 48%。 以此为例,我们对EDLC技术的有效电容的发展趋势将有最乐观的预计。

有效电容

  方案1

  设计三个并联钽电容器可提供的总电容为6.6mF。 图4就等效电路进行演示,展示了电容及器件的内部阻抗。 鉴于器件为并联方式,总电容计算公式如下:

等效电路

  CT=C1+C2+C3=6.6mF

  有效内部ESR总值计算公式如下:

  RT=1/(1/R1+1/R2+1/R3)

  若R1=R2=R3,等式简化为:

  RT=R/3

  因此,有效ESR = 35 m?3 = 12 m?得出:

  V=(2A×0.012?+(2A×[0.000557s/0.0066F])

  V=0.02V+0.17V

  V=0.20V

  从上述计算公式可以看出,钽电容器的低内部阻抗导致最小内部IR损耗。 得出的0.2V总电压降在设计制约因素以内(允许最大值为0.3V)。


上一页12下一页
?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

PCMCIA? 调制解调器? 钽电容器?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈