EDN China > 其它文章 > 可编程器件 > FPGA > 正文
? 2016博客大赛-不限主题,寻找电子导师,大奖升级??

可编程器件10月新品集锦(2007)

EDN China?? 2007年11月06日 ?? 收藏0

  即插即用信号完整性技术

  Altera推出了即插即用信号完整性技术,这一系统解决方案由Quartus II设计软件提供支持,可以在Stratix II GX FPGA中实现。即插即用信号完整性支持单卡配置,在系统功耗允许范围内,可直接插入到任何指定系统插槽中。Altera即插即用信号完整性技术结合了低功耗线性自适应均衡技术——自适应传播补偿引擎(ADCE),在系统中热插拔单个卡时,ADCE针对互联损耗和环境变化,进行自动监视并自我调整。即插即用信号完整性技术提供可热插拔的Stratix II GX FPGA,主动监视并自动补偿多千兆位系统互联由于工艺、电压、温度和设计差异造成的信号劣化。Altera即插即用信号完整性解决方案能够连续调整Stratix II GX FPGA系列中20个接收器的均衡器设置,实现了2.5Gb/s~6.375Gb/s非归零(NRZ)信号的眼图张开,提高了系统可靠性和性能,降低了误码率。
网址:www.altera.com


  HAPS ASIC原型设计系统

  Synplicity公司推出的HAPS-51采用Xilinx Virtex-5 LX330和

板上存储器,加快了ASIC验证的速度。HAPS系统是Confirma全速ASIC/ASSP验证平台的核心。HAPS-51系统采用模块化的可延伸架构,提供了多种有效功能与特性,采用HapsTrak标准。FPGA与板上DDR2存储器模块紧密相连,可实现灵活高速的存储器存取,这使HAPS-51成为适合SoC设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。HAPS-51采用可编程时钟发生器,支持高级监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持几乎任何尺寸的ASIC、ASSP或SoC设计。
网址:www.synplicity.com


  低功耗的IGLOO系列FPGA

  Actel公司推出其IGLOO系列FPGA而优化ARM Cortex-M1处理器核。在IGLOO FPGA中,Cortex-M1核具备低工作电流和静态功耗的特性,在静态模式下仅消耗24mA,在睡眠模式下更低至3mA。IGLOO采用创新的Flash*Freeze模式,使得器件可在保存SRAM和寄存器数据的同时简便地进入或退出超低功耗模式,并将静态电流降至20mA。Flash*Freeze技术还可让Cortex-M1核在工作/关闭周期中进行瞬间切换,以低功耗实现高性能。而且,由于Actel FPGA几乎无法被篡改,设计人员可放心保证宝贵的IP不会被复制或受到威胁。Actel对Cortex-M1处理器的支持包括提供其CoreConsoleIP开发平台、SoftConsole程序开发环境和Libero 集成设计环境(IDE)。
网址:www.actel.com


  高性能的新版DSP开发工具

  赛灵思推出DSP开发工具AccelDSP综合工具。AccelDSP综合工具和System Generator for DSP工具9.2版的发布使两种工具间的集成也更为紧密,为同时使用MATLAB和Simulink建模环境的开发人员进一步简化了FPGA设计流程。DSP设计开发人员使用System Generator for DSP 9.2版本,在不对现有设计进行任何修改的情况下,能够提升Fmax性能高达38%。新版工具采用了一种新的映射算法,其中采用了寄存器复制技术,对于多速率设计中典型的大扇出网络采用了基于负载递归划分的布局算法。这些特性提高了易用性、提升了抽象层次。
网址:www.xilinx.com


?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

可编程? 信号完整性? ASIC原型设计? FPGA?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈