EDN China > 产品新闻 > 可编程器件 > 正文
?

SYNPLICITY 又为 HAPS ASIC 原型设计系统增添新成员

EDN China?? 2007年09月26日 ?? 收藏0

  Synplicity 有限公司宣布又为 HAPS? (High-performance ASIC Prototyping System?) 产品系列增添新成员 HAPS-51。HAPS-51采用业界最大的FPGA 阵列 Xilinx Virtex?-5 LX330 和板上存储器,加快了 ASIC 验证的速度。先前的 HAPS 系统在存储器存取方面采用子板,而最新的 HAPS-51 则采用位于板上并靠近 FPGA 器件的存储器。因此,HAPS-51 系统提供了一种低成本、高性能的原型设计解决方案,能显著缩短当前极具挑战性的 SoC 设计的开发时间。HAPS 系统是 Synplicity 功能强大的 Confirma? 全速 ASIC/ASSP验证平台的核心。

  HAPS-51 系统采用模块化的可延伸架构,提供了专为满足 SoC 设计人员和软件开发人员需求而设计的多种有效功能与特性。与所有 HAPS 系统一样,HAPS-51 也采用HapsTrak 标准,这是一系列有助于确保前后代 HAPS 主板间及子板间进行互连与扩展的引脚布局和

机械特性标准。FPGA 与板上 DDR2 存储器模块紧密相连,可实现灵活高速的存储器存取,这使 HAPS-51 成为适合所有 SoC 设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。与所有 HAPS-50 系统一样,HAPS-51 也采用可编程时钟发生器,支持高级监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持几乎任何尺寸的ASIC、ASSP 或 SoC 设计。


?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

ASIC? FPGA? 存储器?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈