EDN China > 产品新闻 > EDA工具与服务 > IC设计与设计服务 > 正文
? 2016博客大赛-不限主题,寻找电子导师,大奖升级??

MIPS联手Virage Logi推出新型内核优化IP工具包

EDN China?? 2006年07月28日 ?? 收藏0

  MIPS科技公司与Virage Logic 公司推出共同开发的最新内核优化 IP 工具包。该工具包采用 Virage Logic 面积、速度和功耗(ASAP)存储器(ASAP Memory?)和ASAP Logic? 高速(HS) IP,新系列内核优化 IP 工具包可为 MIPS 用户提供专门用于充分发挥 MIPS? 处理器内核性能的 IP。

  内核优化 IP 工具包针对采用台积电(TSMC)的 90纳米 G 工艺制造的 MIPS32? 24K?、24KE? 和 34K? 系列处理器内核。24K 和 24KE 处理器内核系列可实现 660 MHz 的时钟频率,在执行内核优化 IP 工具包时,只需使用标称阀值晶体管。???????

?????? 关于 MIPS 32 24K, 24KE 和 34K 内核系列

  MIPS 32 24K 和 24KE 内核系列采用 9

0纳米 G 工艺,可提供 660 MHz 的性能。该频率是目前嵌入式市场上可授权的可合成 32 位内核的最高频率,同时可显著缩短设计时间并减少生产成本。这些处理器内核适用于数字和交互式电视、机顶盒和 DVD 播放机等嵌入式消费应用。24KE 内核集成了 MIPS? DSP 特定应用扩展(ASE),与非 DSP ASE RISC 实现方法相比,可为各种嵌入式应用提供高达 3 倍的信号处理性能。

  34K? 内核系列是第一个授权的 MIPS 内核系列,它可为 SoC 设计师提供卓越的多线程解决方案,在提高系统性能的同时减少总体 SoC 芯片面积、成本和功耗。34K 内核可用来消除存储器延迟的影响,并通过增加处理器利用率避免其他短期流水线的停顿。当一个线程因存储器而停顿时,其他线程可馈入流水线,使应用吞吐量大幅增加。   ?

????? 供货

  针对采用台积电 90纳米 G 工艺的 MIPS32 24K、24KE 和 34K 内核的 Virage Logic 内核优化 IP 工具包,目前已由 Virage Logic 进行全面分销。欲了解更多信息,请联系 info@viragelogic.com.


?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

IP? 工具包? 内核优化?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈