EDN China > 产品新闻 > 微处理器与DSP > 多媒体处理器 > 正文
? 2016博客大赛-不限主题,寻找电子导师,大奖升级??

IDT推出用于DSP集群的现成预处理交换芯片

EDN China?? 2006年07月06日 ?? 收藏0

?????? IDTTM 公司推出用于数字信号处理器(DSP)集群的、业界唯一现成的预处理交换(PPS)芯片,再次彰显其在为无线基础设施设计提供半导体解决方案方面的领先地位。IDT 预处理交换芯片(PPS, pre-processing switch)专为无线基带处理应用设计,采用串行 RapidIO?(sRIO)互连,是一种先进的半导体解决方案,集成了一套创新字节级和信息包级处理能力,用来卸载特定带宽密集任务 DSP。这种卸载可使集群内 DSP 的性能提高 20%,从而有助于处理器集中于其他计算密集的功能,以满足下一代无线基础设施的设计要求。该预处理交换芯片(PPS)是 IDT 即将推出的、为 DSP 以及其他无线基带处理应用中关键元件提供完整数据加速解决方案的首批产品,它有助于为用户提供可升级、灵活和具成本效益的解决方案。   

??????? IDT 流量控制管理部副总裁兼总经理Thomas Brenner 表示:“在为无线基础设施市场设计

和开发流量控制管理和处理器间通信解决方案方面,IDT 是无可争议的领导者。预处理交换芯片(PPS)的推出再次巩固了我们一直以来在为无线基础设施中 DSP 和 CPU 提供优化的互连方面的领导地位。利用我们业界领先的 FIFO 和多端口存储解决方案,进一步提升了这种领先优势。我们在这一市场的传统优势,加上我们与主要无线基础设施系统客户,以及 DSP 和嵌入式处理器合作伙伴的紧密关系,使我们拥有了强大的技术基础和相应的应用专长,能够开发出真正创新的解决方案,而非一般的交换产品。这些解决方案为无线基带处理应用提供互连和加速的优势。”

  IDT 预处理交换芯片(PPS)有助于实现 DSP 集群的数据加速

  随着无线基础设施向更高性能的 3G 及以上系统的发展,应用设计师正面临着日益复杂的运算和逐步增加的计算需求。例如,基站设计必需处理单位基站更多的载波信号和扇区,以大幅度降低成本,同时确保充分的灵活性与可升级性,以便在不同应用和细分市场有效地重复使用。如信息包内处理、求和及通道合并功能消耗大量的系统资源,并增加系统的延迟。设计师考虑的一个选择就是采用 FPGA 或 ASIC 的普通交换芯片,同时增加 DSP 的计算周期,以实现参照数据处理和分布能力。无论如何,成本与设计的复杂性导致的上市时间延迟通常与使用 FPGA 或 ASIC 有关。而且,在 FPGA 或 ASIC 上实现完整的 sRIO 端口和逻辑堆栈需要更多的门数,从而导致自制技术的交换解决方案的效率低下。

  IDT 预处理交换芯片(PPS)提供了一个优势的解决方案,将传统数据处理执行与交换结构集成在一起,通过提供 DSP 低端处理的卸载定制功能提高了效率,也因此减少或清除了对 FPGA/ASIC 的需求。这些功能包括内部信息包和内部采样处理,以及集成的 DMA 能力和多输入资源的求和信息包能力。卸载价值低的处理可使 DSP 集中于更高价值的运算,有助于客户以相同或更低的成本提供比竞争对手更高的专有价值。DSP 集群也能够支持更多的通道或用户,降低特定容量的总体功耗。通过集成求和运算,预处理交换芯片(PPS)有助于减少元件总数,而无须使用分立的元件处理系统任务。它还能提供强大的性能以满足应用要求,接近 100 Gbps 的内部带宽可支持基带处理或其他 DSP 集群应用。

  此外,IDT 预处理交换芯片(PPS)可支持系统的同步输入和输出。该功能可简化复杂的 RF 基带系统运算,确保 TDM 型及 TDM 相似型或完全基于信息包系统的顺畅与高效转换。

  IDT 预处理交换芯片(PPS)拥有业界最高的端口数,可提供 40 个高配置性双向 sRIO 链接,包括 10 个 4x宽的端口,或多达 22 个 1x 宽的端口,或 4x 和 1x 的组合端口。每个端口均可进行 1.25 Gb、2.5 Gb 或 3.125 Gb 传输速度,以及短距离(芯片到芯片)或长距离(底板)传输距离的独立编程。


上一页12下一页
?? ?? ??


打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮

1.扫描左侧二维码
2.点击右上角的分享按钮
3.选择分享给朋友
?? ??

DSP? 预处理? 交换芯片?

相关文章

我来评论
美国的游客
美国的游客 ??? (您将以游客身份发表,请登录 | 注册)
?
有问题请反馈