小组 > CPLD/FPGA > Altera MAX 10 FPGA > 【MAX10 DECA board开发板评测】之三--谈谈MAX10关键特性
?
?
小组信息
名称:Altera MAX 10 FPGA
人数:946
小组积分:5124
简介:Altera的MAX?10FPGA在低成本、单芯片小外形封装可编程逻辑器件中实现了先进的处理功能,是革命性的非易失集成器件。继承了前一代MAX器件系列的单芯片特性,使用单核或者双核电压供电,其密度范围在2K至50KLE之间。MAX10FPGA系列提供先进的小圆晶片级封装(3mmx3mm),以及有大量I/O引脚封装的产品。

返回本小组首页

楼主??[讨论]?

【MAX10 DECA board开发板评测】之三--谈谈MAX10关键特性


作者:youzizhile
积分:1384分
总积分:3002分
:6934
发送信息
加为好友
发表于2016-02-28 23:39

之前一直在用cyclone系列的FPGAmax系列CPLD,对于FPGA的定制化编程一直情有独钟,只可惜毕业后没有能在更深的层次上来继续奋战FPGA的设计,更多的是简单的逻辑设计或者接口时序匹配等工作,虽然对于FPGA的相关技术发展一直在关注,也知道现在高速通信所使用到的技术,rapdio,serdes,Jesd204B等串行通信在FPGA中更是举不胜数,但这些好多都没有使用过,只是用过SERDES。

?????? 而这次比较幸运的来评测MAX10 FPGA,这款FPGA集成了CPLDFPGA的双重特性,不需要外部的FLASH器件就可以在线编程并且数据长期保存。更重要的可以再把之前没有硬件资源来验证的东西可以慢慢一一试验了。

?????? 下面在简单总结下这款FPGA的关键特性:

1)??????? MAX 10 FPGA采用TSMC55 nm嵌入式NOR闪存技术制造,支持瞬时接通功能。

2)??????? 其集成功能包括模数转换器(ADC)和双配置闪存,支持您在一个芯片上存储两个镜像,在镜像间动态切换

3)??????? 简单和快速配置,集成PLD逻辑,RAMFlash存储,DSPADCPLL和大量IO,封装只有3mmx3mm

4)??????? 低功耗,低于1ms从掉电恢复到工作状态,20年的生命周期,建立在TSMC 55nm嵌入式flash工艺

5)??????? 12bit ADC,支持17路模拟输入,可以到1MSPS采样率,集成温度传感器

6)??????? 内部集成时钟振荡器

7)??????? 支持128位的AES设计加密

8)??????? 支持多种IO格式,片上端接电阻,可以支持830MbpsLVDS接收和800MbpsLVD发送

9)??????? 支持600Mbps的存储接口:DDR3, DDR3L, DDR2, LPDDR2 (on 10M16, 10M25, 10M40,and 10M50.)? SRAM

10)??? UFM存储:挂接在avalon MM 总线之上,支持待遇10000次的读写,在85°长达20年,100°长达10年的数据保存期间,操作频率在并口时116Mhz,串行时7.25MHz,支持32位长度的并行数据。

11)??? 用户闪存——具有736 KB管芯用户闪存代码存储功能,MAX 10 FPGA支持先进的单芯片Nios II嵌入式应用。用户闪存容量取决于配置选择。

12)??? 集成的M9K单元可以支持284Mhz的操作频率,可以配置为RAMFIFOROM等单元。

13)??? Nios? II软核嵌入式处理器——MAX 10 FPGA支持Altera软核Nios II嵌入式处理器的集成,为嵌入式开发人员提供了单芯片、完全可配置的瞬时接通处理器子系统。

MAX10 FPGA架构:


MAX10 FPGA 器件命名方法:


?????? DECA MAX10开发板的FPGA资源主要有:

Les:50K

block memory “ 1638kb

UFM64-736KB

18x18 乘法器:144

PLL4

内部配置方式:双配置

ADC2

可用IO360IO

?


分享到:? 新浪微博?? qq空间??
投票数: ? 回复?? ? 引用??
点击登录,立即回复。
小组活跃用户